[发明专利]计数器电路和包括其的半导体器件有效
申请号: | 201410160563.7 | 申请日: | 2014-04-21 |
公开(公告)号: | CN104517633B | 公开(公告)日: | 2018-09-04 |
发明(设计)人: | 贾东润 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/18 | 分类号: | G11C7/18 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;周晓雨 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计数器 电路 包括 半导体器件 | ||
1.一种计数器电路,包括:
下计数信号发生单元,适用于产生低比特;
上计数信号发生单元,适用于产生高比特;以及
控制单元,适用于响应于控制信号而确定计数路线,以及基于确定的路线来控制所述下计数信号发生单元和所述上计数信号发生单元,
其中,在第一路线中,所述控制单元将选通信号输出至下计数信号发生单元而产生所述低比特,所述上计数信号发生单元响应于与所述下计数信号发生单元的输出相对应的所述低比特的输入而产生所述高比特,以及在第二路线中,所述控制单元将选通信号输出至上计数信号发生单元而产生所述高比特,所述下计数信号发生单元响应于与所述上计数信号发生单元的输出相对应的所述高比特的输入而产生所述低比特。
2.如权利要求1所述的计数器电路,其中,所述下计数信号发生单元和所述上计数信号发生单元的每个包括彼此串联耦接的多个触发器。
3.如权利要求1所述的计数器电路,其中,所述控制单元包括:
输入控制部,适用于响应于所述控制信号而将选通信号输入至所述下计数信号发生单元和所述上计数信号发生单元中的一个;
正向反馈控制部,适用于响应于所述控制信号而将所述低比特传送至所述输入控制部;以及
反向反馈控制部,适用于响应于所述控制信号而将所述高比特传送至所述输入控制部。
4.如权利要求3所述的计数器电路,其中,所述输入控制部包括:
多路复用器,适用于:响应于所述控制信号,在所述第一路线中将所述选通信号输入至所述下计数信号发生单元,以及在所述第二路线中将所述选通信号输入至所述上计数信号发生单元。
5.如权利要求4所述的计数器电路,其中,所述多路复用器响应于所述控制信号而在所述第一路线中将所述正向反馈控制部的输出输入至所述上计数信号发生单元,以及在所述第二路线中将所述反向反馈控制部的输出输入至所述下计数信号发生单元。
6.如权利要求3所述的计数器电路,其中,所述正向反馈控制部和所述反向反馈控制部包括路径门。
7.一种计数器电路,包括:
多个计数信号发生单元,适用于通过对选通信号计数来产生输出信号的多个比特;以及
控制单元,适用于响应于控制信号而将所述选通信号输入至产生所述输出信号的最低有效位的第一计数信号发生单元、或者产生所述输出信号的最高有效位的最终计数信号发生单元,
其中,当所述选通信号输入至所述第一计数信号发生单元时,所述控制单元经由所述多个计数信号发生单元以所述第一计数信号发生单元至所述最终计数信号发生单元的第一顺序来传送所述选通信号,以及
当所述选通信号被输入至所述最终计数信号发生单元时,所述控制单元经由所述多个计数信号发生单元以所述最终计数信号发生单元至所述第一计数信号发生单元的第二顺序来传送所述选通信号。
8.如权利要求7所述的计数器电路,其中,所述多个计数信号发生单元的每个包括彼此串联耦接的多个触发器。
9.如权利要求7所述的计数器电路,其中,所述控制单元包括:
输入控制部,适用于响应于所述控制信号而将所述选通信号输入至所述第一计数信号发生单元和所述最终计数信号发生单元中的一个;
用于所述第一顺序的正向反馈控制部;以及
用于所述第二顺序的反向反馈控制部。
10.如权利要求9所述的计数器电路,其中,所述正向反馈控制部和所述反向反馈控制部包括路径门。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410160563.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:SRAM单元
- 下一篇:滤除语音控制电器中的噪声的方法及语音控制电器