[发明专利]使用牺牲性鳍来制作半导体器件的方法有效
| 申请号: | 201410143425.8 | 申请日: | 2014-04-09 |
| 公开(公告)号: | CN104217961B | 公开(公告)日: | 2017-04-12 |
| 发明(设计)人: | N·劳贝特;P·卡尔 | 申请(专利权)人: | 意法半导体公司 |
| 主分类号: | H01L21/336 | 分类号: | H01L21/336 |
| 代理公司: | 北京市金杜律师事务所11256 | 代理人: | 王茂华 |
| 地址: | 美国得*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 使用 牺牲 性鳍来 制作 半导体器件 方法 | ||
技术领域
本发明涉及一种制作电子器件的方法,并且更具体地涉及一种制作半导体器件的方法。
背景技术
半导体器件技术继续演进,从而提供更高芯片密度和操作频率。鳍式场效应晶体管(FinFET)是当前用来帮助提供希望的器件尺度而维持适当功率消耗预算的一类晶体管技术。
鳍式场效应晶体管是用材料的鳍形成的晶体管。鳍是从半导体层的顶表面突出的相对窄的宽度和相对高的高度的结构。有意地保持鳍宽度为小以限制短沟道效应。
在常规FinFET中,栅极导体定位于半导体层的顶表面上和鳍的一部分之上。栅极导体与半导体层的顶部平行伸展并且与鳍长度垂直,从而使得栅极导体与鳍的一部分相交。绝缘体(例如栅极氧化物)分离栅极导体与鳍。另外,鳍的定位于栅极导体以下的区域限定半导体沟道区域。FinFET结构可以包括多个鳍,在该情况下,栅极导体将卷包以及填充在这些鳍之间的空间。
半导体器件可以包括不同传导类型的鳍式晶体管,比如NFET和PFET。第2012/0138886号美国公开专利申请公开了包括硅-锗与硅的组合的鳍的外延堆叠。在已经形成鳍之后(比如在浅沟槽隔离(STI)工艺期间)在半导体层中形成沟槽。
作为STI工艺的一部分,通常执行高温退火工艺以使在沟槽内形成的电介质材料致密,以便具有更好的电介质性质。然而与退火工艺关联的热预算(thermal budget)通常在800-1100℃的温度范围内持续约30分钟。遗憾的是,这一热预算可能使鳍向半导体层中扩散,例如尤其在鳍包括硅-锗时。
发明内容
一种制作半导体器件的方法包括在半导体层上方形成牺牲性层,其中半导体层包括用于第一传导类型晶体管的第一区域和用于第二传导类型晶体管的与第一区域横向相邻的第二区域。可以选择性地去除牺牲性层的部分以限定在第一区域之上的第一组间隔开的牺牲性鳍和在第二区域之上的第二组间隔开的牺牲性鳍。
可以在第一与第二区域之间在半导体层中形成隔离沟槽。可以用电介质材料填充隔离沟槽和在第一和第二组间隔开的牺牲性鳍中的相邻牺牲性鳍之间的空间。可以去除第一和第二组牺牲性鳍以限定相应的第一和第二组鳍开口。可以填充第一组鳍开口以限定用于第一传导类型晶体管的第一组半导体鳍,并且可以填充第二组鳍开口以限定用于第二传导类型晶体管的第二组半导体鳍。
第一和第二组牺牲性鳍在形成隔离沟槽之时有利地用作用于第一和第二组半导体鳍的占位体(place holder)。牺牲性鳍可以例如包括对高温很稳定的多晶硅。因而,牺牲性鳍在暴露于与形成隔离沟槽关联的高温退火工艺时未向下层半导体层中扩散。在形成隔离沟槽之后,有利地用第一和第二组半导体鳍替换第一和第二组牺牲性鳍。
填充第一组鳍开口可以包括外延生长硅-锗底部区域和在硅-锗底部区域之上的硅顶部区域。相似地,填充第二组鳍开口可以包括外延生长硅底部区域和在硅底部区域之上的硅-锗区域。
具体而言,由于硅-锗未暴露于与形成隔离沟槽关联的高温退火工艺,所以硅-锗不会向下层半导体层中扩散。因而,用电介质材料填充隔离沟槽和在第一和第二组间隔开的鳍开口中的相邻鳍开口之间的空间具有比与用于填充第一和第二组鳍开口的热预算更高的热预算。
更具体而言,去除第一和第二组牺牲性鳍并且填充第一和第二组鳍开口可以包括掩蔽第二组牺牲性鳍而去除第一组牺牲性鳍并且填充第一组鳍开口,并且可以包括掩蔽第一组牺牲性鳍而去除第二组牺牲性鳍并且填充第二组鳍开口。
该方法还可以包括在半导体层与牺牲性层之间形成电介质层。该方法还可以包括在去除第一和第二组牺牲性鳍时选择性地去除电介质层的与第一和第二组牺牲性鳍对准的下层部分,以由此暴露第一和第二区域的相应的下层表面。
半导体层可以包括硅,牺牲性层可以包括多晶硅,并且电介质材料可以包括氧化物。
附图说明
图1是图示根据当前实施例的用于制作半导体器件的方法的流程图。
图2是根据当前实施例的在半导体层上方的牺牲性层的示意截面图。
图3是图2中所示的牺牲性层的示意截面图,其中选择性地去除牺牲性层的部分以限定第一组间隔开的牺牲性鳍和第二组间隔开的牺牲性鳍。
图4是图3中所示的第一和第二组间隔开的牺牲性鳍的示意截面图,其中在半导体层中在它们之间形成隔离沟槽。
图5是用电介质材料填充的在图4中所示的第一和第二组间隔开的牺牲性鳍中的相邻牺牲性鳍之间的空间以及隔离沟槽的示意截面图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体公司,未经意法半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410143425.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种吹灰器及其吹灰方法
- 下一篇:一种用微波处理动物遗体的装置及方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





