[发明专利]一种采用静态写技术减小写功耗的静态随机存储器有效
申请号: | 201410126352.1 | 申请日: | 2014-03-31 |
公开(公告)号: | CN103886896A | 公开(公告)日: | 2014-06-25 |
发明(设计)人: | 熊保玉;拜福君 | 申请(专利权)人: | 西安华芯半导体有限公司 |
主分类号: | G11C11/419 | 分类号: | G11C11/419 |
代理公司: | 西安西交通盛知识产权代理有限责任公司 61217 | 代理人: | 王萌 |
地址: | 710055 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 采用 静态 技术 减小 功耗 随机 存储器 | ||
1.一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,包括译码器、存储阵列、控制电路与预译码器、位线预冲电信号产生电路、位线预冲电与均衡电路和静态写驱动器;
译码器通过多条字线(WL)连接存储阵列,译码器还通过多条预译码器输出(PRE_DEC)连接控制电路与预译码器;
存储阵列通过多条位线(BL)连接位线预冲电与均衡电路和静态写驱动器;
控制电路与预译码器还通过本地时钟(LCLK)和写使能(WE)连接预冲电信号产生电路;控制电路与预译码器还通过写驱动器使能(WE)连接静态写驱动器;
位线预冲电与均衡电路通过位线预冲电信号(PRE_N)连接预冲电信号产生电路。
2.根据权利要求1所述的一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,位线预冲电信号产生电路在外部时钟的上升沿检测写使能(WE)是否有效,如果写使能信号有效,则位线预冲电信号(PRE_N)无效;否则,位线预充电信号(PRE_N)有效。
3.根据权利要求1所述的一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,如果写使能信号(WE)有效,静态写驱动器将输入数据(D)直接连接到位线(BL)上;根据译码器的字线(WL)译码结果,位线(BL)上数据被写入存储阵列中中相应的存储单元。
4.根据权利要求1所述的一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,在写操作时,如果写入数据(D)与位线(BL)上保持的值相等,则位线(BL)不发生翻转;如果写入数据(D)与位线(BL)上保持的值相反,则位线(BL)发生翻转。
5.根据权利要求1所述的一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,静态写驱动器包括反相器(303)、第一三态反相器(301)和第二三态反相器(302);反相器(303)的输入端和第二三态反相器(302)的输入端连接写入数据(D);反相器(303)的输出端连接第一三态反相器(301)的输入端,第一三态反相器(301)的输出端连接位线(BL),第二三态反相器(302)的输出端连接位线反(BLB);第一三态反相器(301)的使能端和第二三态反相器(302)的使能端连接写使能信号(WE);当写使能信号(WE)有效时,写入数据(D)和写数据反(DB)分别经过第二三态反相器(302)和第一三态反相器(301)驱动位线反(BLB)和位线(BL);当写使能信号(WE)无效时,位线(BL)和位线反(BLB)浮空。
6.根据权利要求1所述的一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,位线预冲电信号产生电路由反相器链(404)和三输入与非门(405)构成;反相器链(404)由奇数个依次连接的反相器构成;本地时钟(LCLK)连接反相器链(404)的输入端和三输入与非门(405)的第二输入端,写使能信号(WE)经过反相器(406)反相后连接三输入与非门(405)的第一输入端,三输入与非门(405)的第三输入端连接反相器链(404)的输出端;三输入与非门(405)的输出端输出位线预冲电信号(PRE_N);当写使能信号(WE)有效时,位线预充电信号(PRE_N)无效;当写使能信号(WE)无效时,位线预充电信号(PRE_N)有效。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安华芯半导体有限公司,未经西安华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410126352.1/1.html,转载请声明来源钻瓜专利网。