[发明专利]一种LTE系统速率匹配的并行实现方法和装置有效
| 申请号: | 201410123580.3 | 申请日: | 2014-03-28 |
| 公开(公告)号: | CN103929271B | 公开(公告)日: | 2017-04-19 |
| 发明(设计)人: | 王晓琴;张森;赵旭莹;吴军宁;郭晓龙;林啸;郭璟;王伟康 | 申请(专利权)人: | 中国科学院自动化研究所 |
| 主分类号: | H04L1/00 | 分类号: | H04L1/00 |
| 代理公司: | 中科专利商标代理有限责任公司11021 | 代理人: | 宋焰琴 |
| 地址: | 100190 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 lte 系统 速率 匹配 并行 实现 方法 装置 | ||
技术领域
本发明涉及无线通信技术领域,更具体的,涉及LTE系统中速率匹配的实现。
背景技术
长期演进(LTE/LTE-Advanced)是4G无线通信系统的典型代表,为无线通信系统提供了更高的传输速率。对于LTE/LET-Advanced的基带处理实现而言,如何加快比特级的数据处理速度,尤其是物理传输信道的速率匹配是整个基带处理的瓶颈之一。
现有速率匹配分为子块交织、比特收集和比特选取三个部分。附图1为3GPP协议规定的速率匹配示意图。如图1所示,编码后的数据比特流、校验比特1流和校验比特2流首先分别进行比特填充和交织,然后经比特收取将数据存储在环形存储器,最后经比特选取计算得到输出数据起始位置和数据大小,并将环形存储器中的相应数据去掉填充比特输出得到速率匹配的结果。
可见,在子块交织过程中需要添加填充比特,在比特选取过程中需要去掉比特填充比特,上述串行实现方法速度较慢而且硬件开销较大。
发明内容
(一)要解决的技术问题
针对LTE系统中速率匹配串行实现方法具有速度慢、硬件开销较大的问题,本发明提出一种LTE系统中速率匹配的并行实现方法和装置。
(二)技术方案
为解决上述技术问题,本发明一方面提出一种LTE系统速率匹配的并行实现方法,该方法包括:
步骤S1、将数据比特流、校验比特1流和校验比特2流按行方式合并并读入一个2R×64矩阵,其中R为自然数,且D为数据比特流的长度,其中将数据比特流存入前32列,校验比特1流和校验比特2流按行交替存入后32列,所述数据比特流为Turbo编码后的数据比特流或卷积编码后的数据比特流;
步骤S2、根据所述数据比特流的长度确定合并矩阵每行的列置换样式;
步骤S3、按照合并矩阵每行的列置换样式,逐行进行列置换;
步骤S4、在所述列置换后的合并矩阵中找校验比特2流的第1比特所在的特定列,并对该列进行行置换;
步骤S5、从指定位置开始按列读取数据,得到速率匹配结果;
根据本发明的一种实施方式,合并矩阵具有如下特点:子矩阵[R×32]存储数据比特流;子矩阵[2R×64]存储校验比特流,校验比特1流和校验比特2流交替存储;矩阵其余元素填充0比特。
根据本发明的一种实施方式,在所述步骤S2中,根据所述数据长度D确定8种合并矩阵的列置换样式,这8种列置换样式分别对应合并矩阵中校验比特1流所在行和校验比特2流所在行各4种列置换样式,其中数据长度D=K+4,K表示编码块长度,4表示编码后尾比特个数。
根据本发明的一种实施方式,每种列置换样式共计64列,其中前32列表示数据比特流的列置换样式,后32列表示校验比特1流或校验比特2流的列置换样式。
根据本发明的一种实施方式,在步骤S3中,从N=0开始并按步长为1递增至R-1,N为自然数,根据列置换样式对合并矩阵逐行完成列置换操作,并且每次处理两行。
根据本发明的一种实施方式,在步骤S4中,在所述列置换后的合并矩阵中找校验比特2流的第1比特所在的特定列,并对该列进行两两交换的行置换。
根据本发明的一种实施方式,在步骤S5中,计算输出数据的起始列位置k0,并从该列开始按列读出数据,其中合并矩阵的前32列只读前R行。
本发明另一方面提出一种LTE系统速率匹配装置,包括:
比特流合并装置:该装置将数据比特流、校验比特1流和校验比特2流按行方式合并并读入一个2R×64矩阵,其中R为自然数,且D为数据比特流的长度,其中将数据比特流存入前32列,校验比特1流和校验比特2流按行交替存入后32列,所述数据比特流为Turbo编码后的数据比特流或卷积编码后的数据比特流。
列置换样式确定装置:该装置根据所述数据比特流的长度确定合并矩阵每行的列置换样式。
合并矩阵列置换装置:该装置按照合并矩阵每行的列置换样式,逐行进行列置换。
行置换装置:该装置在所述列置换后的合并矩阵中找校验比特2流的第1比特所在的特定列,并对该列进行行置换。
比特流输出装置:该装置从指定位置开始按列读取数据,得到速率匹配结果。
根据本发明的一种实施方式,所述比特流合并装置中的合并矩阵具有如下特点:子矩阵[R×32]存储数据比特流;子矩阵[2R×64]存储校验比特流,校验比特1流和校验2比特流交替存储;矩阵其余元素填充0比特。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院自动化研究所,未经中国科学院自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410123580.3/2.html,转载请声明来源钻瓜专利网。





