[发明专利]用于为利用FEC编码器的系统实现按IEEE1588的精确时间戳的方法有效
| 申请号: | 201410093683.X | 申请日: | 2014-03-13 |
| 公开(公告)号: | CN104052588B | 公开(公告)日: | 2018-09-18 |
| 发明(设计)人: | H·杨;D·W·孟德尔;K·杜韦尔;H·恩古;H·H·施密特 | 申请(专利权)人: | 阿尔特拉公司 |
| 主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L1/00 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
| 地址: | 美国加*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 利用 fec 编码器 系统 实现 ieee 1588 精确 时间 方法 | ||
1.一种针对集成电路的通信系统,所述系统包括:
发射机电路系统,包括:
媒体访问控制(MAC)层;以及
通过数据链路和发射机电路系统的反馈链路耦合至所述MAC层的前向纠错(FEC)层,其中所述MAC层可操作以在所述数据链路上将发射消息发送至所述FEC层,其中所述FEC层在所述发射消息从所述MAC层到达所述FEC层时在所述反馈链路上确立反馈信号,并且其中所述MAC层基于所确立的反馈信号来确定与所述消息相关联的时间戳值。
2.根据权利要求1所述的系统,其中所述消息包括以太网帧的前导码。
3.根据权利要求1所述的系统,其中所述反馈信号由所述FEC层内的信号校验块生成。
4.根据权利要求1所述的系统,其中所述发射机电路系统包括物理编码子层(PCS),所述PCS包括信号延迟块,其中所述PCS耦合在所述MAC层和所述FEC层之间,并且其中所述反馈信号基于所述信号延迟块的输出。
5.根据权利要求4所述的系统,其中所述PCS包括脉冲生成块,并且其中所述反馈信号基于所述脉冲生成块的输出。
6.根据权利要求4所述的系统,其中所述发射机电路系统是IEEE10G-BASE KR发射机电路系统,并且其中所述消息包括作为精确时间协议消息的一部分的时间戳值。
7.一种用于使用针对集成电路的通信系统来确定时间戳值的方法,所述方法包括:
使用媒体访问控制(MAC)层在数据链路上将消息发送至前向纠错(FEC)层;
当所述消息从所述MAC层到达所述FEC层时在反馈链路上确立反馈信号,其中所述FEC层通过所述数据链路和所述反馈链路耦合至所述MAC层,并且其中所述FEC层和所述MAC层以及所述反馈链路被包括在所述通信系统内的发射机电路系统中;以及
使用所述MAC层,基于所述确立来确定与所述消息相关联的时间戳值。
8.根据权利要求7所述的方法,其中所述消息包括以太网帧的前导码。
9.根据权利要求7所述的方法,进一步包括使用所述FEC层内的信号校验块来生成所述反馈信号。
10.根据权利要求7所述的方法,其中被包括在所述发射机电路系统内的物理编码子层(PCS)耦合在所述MAC层和所述FEC层之间,并且其中所述反馈信号基于所述PCS内的信号延迟块的输出。
11.根据权利要求10所述的方法,其中所述反馈信号基于所述PCS内的脉冲生成块的输出。
12.根据权利要求10所述的方法,其中所述发射机电路系统是IEEE 10G-BASE KR发射机电路系统,并且其中所述消息包括作为精确时间协议消息的一部分的时间戳值。
13.一种针对可编程逻辑设备的通信系统,所述系统包括:
媒体访问控制(MAC)层;以及
通过所述通信系统的发射机电路系统的反馈链路耦合至所述MAC层的前向纠错(FEC)层,其中所述MAC层可操作以将消息发送至所述FEC层,其中所述FEC层在所述消息从所述MAC层到达所述FEC层时在所述反馈链路上确立反馈信号,并且其中所述MAC层基于所确立的反馈信号来确定与所述消息相关联的时间戳值。
14.根据权利要求13所述的系统,其中所述消息包括以太网帧的前导码。
15.根据权利要求13所述的系统,其中所述反馈信号由所述FEC层内的信号校验块生成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410093683.X/1.html,转载请声明来源钻瓜专利网。





