[发明专利]串行器有效
申请号: | 201410085720.2 | 申请日: | 2014-03-10 |
公开(公告)号: | CN104639175B | 公开(公告)日: | 2019-03-26 |
发明(设计)人: | 李蓥旭;李相权 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;毋二省 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串行 | ||
1.一种串行器,包括:
第一驱动控制信号发生器,其适用于响应于第一时钟信号和第二时钟信号而放大第一输入数据信号以产生第一上拉驱动控制信号和第一下拉驱动控制信号;
第二驱动控制信号发生器,其适用于响应于第二时钟信号和第三时钟信号而放大第二输入数据信号以产生第二上拉驱动控制信号和第二下拉驱动控制信号;以及
输出驱动信号发生器,所述输出驱动信号发生器适用于缓冲所述第一上拉驱动控制信号或所述第二上拉驱动控制信号以产生输出上拉驱动信号,适用于缓冲所述第一下拉驱动控制信号或所述第二下拉驱动控制信号以产生输出下拉驱动信号,以及适用于锁存所述输出上拉驱动信号和所述输出下拉驱动信号。
2.根据权利要求1所述的串行器,其中,所述第一时钟信号领先所述第二时钟信号设定的相位。
3.根据权利要求1所述的串行器,其中,所述第一时钟信号领先所述第二时钟信号90度的相位。
4.根据权利要求3所述的串行器,其中,当所述第一时钟信号与第二时钟信号具有预定的逻辑电平组合时,所述第一驱动控制信号发生器放大所述第一输入数据。
5.根据权利要求3所述的串行器,其中,所述第二时钟信号领先所述第三时钟信号90度的相位。
6.根据权利要求5所述的串行器,其中,当所述第二时钟信号与所述第三时钟信号具有预定的逻辑电平组合时,所述第二驱动控制信号发生器放大所述第二输入数据。
7.根据权利要求1所述的串行器,还包括驱动器,所述驱动器适用于响应于所述输出上拉驱动信号和所述输出下拉驱动信号而驱动输出数据信号。
8.根据权利要求1所述的串行器,其中,所述第一驱动控制信号发生器包括初始化单元,所述初始化单元适用于接收所述第一时钟信号和所述第二时钟信号以将输出锁存器信号的第一节点、和输出互补的锁存器信号的第二节点初始化。
9.根据权利要求8所述的串行器,其中,所述第一驱动控制信号发生器还包括放电单元,所述放电单元适用于响应于所述第一时钟信号和所述第二时钟信号而接收所述第一输入数据信号以将所述第一节点或所述第二节点的电荷放电。
10.根据权利要求9所述的串行器,其中,当所述第一时钟信号与所述第二时钟信号具有预定的逻辑电平组合时,所述放电单元根据所述第一输入数据信号的逻辑电平选择性地将所述第一节点和所述第二节点中的一个的电荷放电。
11.根据权利要求9所述的串行器,其中,所述第一驱动控制信号发生器还包括电荷供应单元,所述电荷供应单元适用于根据所述第一节点和所述第二节点的逻辑电平将电荷选择性地供应至所述第一节点和所述第二节点中的一个。
12.根据权利要求11所述的串行器,其中,所述第一驱动控制信号发生器还包括信号输出单元,所述信号输出单元适用于输出所述第一上拉驱动控制信号和所述第一下拉驱动控制信号,所述第一上拉驱动控制信号和所述第一下拉驱动控制信号中的任意一个根据所述锁存器信号和所述互补的锁存器信号的逻辑电平被选择性地驱动。
13.根据权利要求1所述的串行器,其中,所述第一驱动控制信号发生器包括:
初始化单元,其适用于接收所述第一时钟信号和所述第二时钟信号以将输出锁存器信号的第一节点、和输出互补的锁存器信号的第二节点初始化;
放电单元,其适用于响应于所述第一时钟信号和所述第二时钟信号而接收所述第一输入数据信号以将所述第一节点或所述第二节点的电荷放电;以及
电荷供应单元,其适用于根据所述第一节点和所述第二节点的逻辑电平将电荷选择性地供应至所述第一节点和所述第二节点中的一个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410085720.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种简易的超声波遥控爆破电路
- 下一篇:一种接口复用电路及装置