[发明专利]一种基于SPI接口的相变存储器读出电路及方法有效
申请号: | 201410054763.4 | 申请日: | 2014-02-18 |
公开(公告)号: | CN103794244A | 公开(公告)日: | 2014-05-14 |
发明(设计)人: | 李喜;张怡云;陈后鹏;宋志棠 | 申请(专利权)人: | 中国科学院上海微系统与信息技术研究所 |
主分类号: | G11C11/56 | 分类号: | G11C11/56 |
代理公司: | 上海光华专利事务所 31219 | 代理人: | 李仪萍 |
地址: | 200050 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 spi 接口 相变 存储器 读出 电路 方法 | ||
1.一种基于SPI接口的相变存储器读出电路,其特征在于,所述基于SPI接口的相变存储器读出电路至少包括:
N位地址寄存器,2M+A位预读数据锁存器,A位读地址译码器以及2M位输出数据寄存器;
所述N位地址寄存器,用于锁存相变存储器需要操作的地址信息;
所述2M+A位预读数据锁存器连接于所述N位地址寄存器及所述A位读地址译码器,当所述N位地址寄存器发出第一控制信号时,所述2M+A位预读数据锁存器开始预读并锁存可能地址的2M+A位数据,再根据所述A位读地址译码器输出的译码信号从2M+A位预读数据中选取2M位目标数据,并在完成数据选取后发出信号控制所述N位地址寄存器的地址后移;
所述A位读地址译码器连接于所述N位地址寄存器,当所述N位地址寄存器发出第二控制信号时,所述A位读地址译码器开始译码,并将译码信号输出给所述2M+A位预读数据锁存器;
所述2M位输出数据寄存器连接于所述2M+A位预读数据锁存器,用于锁存选取出的2M位目标数据。
2.根据权利要求1所述的基于SPI接口的相变存储器读出电路,其特征在于:所述N位地址寄存器的最低位为LSB位,最高位为MSB位。
3.根据权利要求1所述的基于SPI接口的相变存储器读出电路,其特征在于:所述N位地址寄存器的数据采用串联输入的方法,输入顺序从高位到低位。
4.根据权利要求1所述的基于SPI接口的相变存储器读出电路,其特征在于:所述相变存储器具有N位地址,M位数据宽度,相变存储器容量为2M+N。
5.一种基于SPI接口的相变存储器读出方法,其特征在于,所述基于SPI接口的相变存储器读出方法包括以下步骤:
步骤一:相变存储器接收到读指令,进入读取模式,N位地址寄存器开始逐位接收外部输入的地址;
步骤二:当所述N位地址寄存器的(LSB+A)位接收到外部地址时,所述相变存储器内部开始读取由第N-1位至第A位地址所确定的2M+A位预读数据,并锁存在2M+A位预读数据锁存器中,其中M为数据宽度;
步骤三:当所述N位地址寄存器的LSB位接收到外部地址时,A位读地址译码器开始译码,通过译码信号的控制从2M+A位预读数据中选取2M位目标数据并输出至2M位输出数据寄存器,并输出地址自增信号,目标数据通过所述2M位输出数据寄存器输出相变存储器;
步骤四:所述N位地址寄存器接收到地址自增信号后,所述N位地址寄存器中的地址加1,进行下一组数据的读取;
步骤五:所述N位地址寄存器中的地址加1后,若第(LSB+A)位寄存器发生翻转,则所述相变存储器内部开始读取由第N-1位至第A位地址所确定的2M+A位数据,并锁存在所述2M+A位预读数据锁存器中;反之,所述相变存储器内部不进行读取操作;
步骤六:根据所述A位读地址译码器的译码信号,将2M位目标数据输出至所述2M位输出数据寄存器,并输出下一个地址自增信号。
6.根据权利要求5所述的基于SPI接口的相变存储器读出方法,其特征在于:步骤一中所述读指令为外部选通信号。
7.根据权利要求5所述的基于SPI接口的相变存储器读出方法,其特征在于:所述相变存储器第一次读数据操作开始于接收到第A位地址,之后的读数据操作可以在地址自增操作后至输出下一个数据字节前的任何时刻完成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410054763.4/1.html,转载请声明来源钻瓜专利网。