[发明专利]一种基于ONO结构的SiC终端结构制备方法有效
申请号: | 201410036304.3 | 申请日: | 2014-01-26 |
公开(公告)号: | CN104810264B | 公开(公告)日: | 2017-12-01 |
发明(设计)人: | 杨霏;张昭 | 申请(专利权)人: | 国家电网公司;国网智能电网研究院 |
主分类号: | H01L21/28 | 分类号: | H01L21/28 |
代理公司: | 北京安博达知识产权代理有限公司11271 | 代理人: | 徐国文 |
地址: | 100031 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 ono 结构 sic 终端 制备 方法 | ||
1.一种基于ONO结构的SiC终端结构制备方法,其特征在于,所述方法包括下述步骤:
步骤一,在碳化硅衬底表面沉积ONO结构;
步骤二,在ONO结构上涂覆光刻胶,采用光刻工艺形成台面的图形转移;
步骤三,对ONO结构中最上层的二氧化硅进行刻蚀,暴露出中间层的氮化硅;
步骤四,对ONO结构中的中间层的氮化硅刻蚀,并刻蚀至最底层的二氧化硅;
步骤五,对ONO结构中第三层剩余二氧化硅进行刻蚀,暴露出碳化硅衬底有源区;
步骤六,对碳化硅衬底进行退火;
步骤七,沉积金属,形成金属场板;
所述步骤一中,在碳化硅衬底表面沉积一层的二氧化硅,在二氧化硅层上沉积一层的氮化硅,最后在氮化硅层上沉积一层的二氧化硅;
所述步骤一中,采用增强型等离子体化学气相沉积PECVD、低压化学气相沉积LPCVD、常压化学气相沉积APCVD,或电感耦合等离子体化学气相沉积ICP-CVD沉积二氧化硅层和氮化硅层;
所述步骤三中,采用湿法腐蚀ONO结构中最上层的二氧化硅,形成倒梯形的平缓沟槽通孔,通过氢氟酸缓冲溶液的配比调整,所述平缓沟槽在5°至85°之间进行调整;或
采用干法刻蚀ONO结构中最上层的二氧化硅,形成倒梯形的平缓沟槽通孔,通过工艺气体、压强和功率的调整,所述平缓沟槽在5°至85°之间进行调整;
所述步骤四中,采用干法刻蚀中间层氮化硅形成垂直沟槽通孔,并刻蚀至最底层的二氧化硅;
所述步骤五中,采用干法刻蚀和湿法腐蚀结合的方式刻蚀最底层的二氧化硅形成横向凹槽结构,在距离该层底部处的沟槽存在横向凹槽结构,横向凹槽的以上部位为垂直通孔,并且碳化硅衬底有源区暴露出来;
所述湿法腐蚀中的氢氟酸缓冲溶液氢氟酸:氟化铵的比例为1:1至1:50;
所述干法刻蚀包括反应离子刻蚀RIE和电感耦合等离子刻蚀ICP;
采用干法刻蚀中的反应离子刻蚀RIE,使用的工艺气体三氟甲烷CHF3使用量为10~50sccm、六氟化硫SF6使用量为1~20sccm、氧气O2使用量为1~25sccm,反应离子刻蚀RIE的射频功率为100~500W,反应离子刻蚀RIE设备腔体内气压为500~2500mTorr;
采用干法刻蚀中电感耦合等离子刻蚀ICP,使用的工艺气体三氟甲烷CHF3使用量为5~40sccm、六氟化硫SF6使用量为1~45sccm、氧气O2使用量为1~20sccm,电感耦合等离子刻蚀ICP的射频功率为100~500W、ICP功率为100~3000W,电感耦合等离子刻蚀ICP设备腔体内气压为5~60mTorr;
所述步骤六中,采用的退火方式为快速退火,在氮气气氛或氧气气氛中,温度在400~1500摄氏度范围内,保持时间为1~20分钟;
所述步骤七中,沉积金属采用电子束蒸发方式或磁控溅射方式;首先沉积厚度为1~15nm范围内的Ti,再沉积200~700nm范围内的Ni,最后沉积厚度为100~500nm范围内的Ag或Al或Cu。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国家电网公司;国网智能电网研究院,未经国家电网公司;国网智能电网研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410036304.3/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造