[发明专利]接收机、通信装置以及通信方法在审
| 申请号: | 201380004674.2 | 申请日: | 2013-01-15 |
| 公开(公告)号: | CN104025458A | 公开(公告)日: | 2014-09-03 |
| 发明(设计)人: | 松本涉;宫田好邦;杉原坚也 | 申请(专利权)人: | 三菱电机株式会社 |
| 主分类号: | H03M13/19 | 分类号: | H03M13/19 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张丽 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 接收机 通信 装置 以及 方法 | ||
技术领域
本发明涉及接收从发送机输出到传送路的码字序列的调制信号,并实施针对该接收信号的软判定迭代解码,来进行信息序列的纠错解码的接收机、通信装置以及通信方法。
背景技术
在以往的通信装置中,例如,使用以下的非专利文献1公开的同步方法进行相位的同步确立。
在非专利文献1公开的同步方法中,如图4所示,发送机准备N个相位反转了的信号(前同步码或者导频信号),发送N个信号。
接收机如果接收到从发送机输出的N个信号,则从N个信号检测相位的反转,将表示该相位的反转的信号用作同步信号。
即,接收机与同步信号同步地对被调制波的数据进行解调。
通常,为了即使是噪声多的通信路也能够正确地检测相位的反转而进行同步的确立,多数情况下N的数量需要10个以上。
在数据信号的发送之前、或者连续地发送的数据信号之间发送N个相位反转了的信号,进行同步的确立。
接下来,说明使用了LDPC(低密度奇偶校验)码的编码和解码。
图5是示出以往的通信装置的结构图。
在图5中,编码器以及调制器是发送机侧的构成要素,解调器以及Sum-product解码器是接收机侧的构成要素。
在发送机的编码器中,预先准备校验矩阵H,在该校验矩阵H是LDGM(Low-Density Generation Matrix:低密度生成矩阵)的情况下,如果输入了信息长k的消息(b1,b2,···,bk),则使用该校验矩阵H,生成码字序列C。
H=(n-k)×n
C={(b1,b2,···,bk,p1,p2,···,pn-k)
:H(b1,b2,···,bk)t=0}
其中,k是信息长、n是码字长。
另外,p1,p2,···,pn-k是奇偶序列。
在发送机的调制器中,如果编码器生成了码字序列C,则对该码字序列C进行数字调制(例如,BPSK、QPSK、多值QAM等调制),将该调制信号经由通信路发送给接收机。
接收机的解调部如果接收到从发送机发送的调制信号,则对该接收信号进行数字解调(例如,BPSK、QPSK、多值QAM等解调)。
接收机的Sum-product解码器一边使用解调器的解调结果,一边实施针对该接收信号的软判定迭代解码,推测信息长k的消息(b1,b2,···,bk)。
在图5的通信装置中,省略了相位的同步确立部分,但安装有相位的同步确立部分的通信装置的结构如图6所示。
其中,在图6的通信装置中,示出了独立地处理同步部和纠错部的例子。
图7是示出图6的通信装置中应用的帧结构的说明图。
在图6的通信装置中,同步部在前同步码中完成码元同步,在将同步相位固定为其结果的推测相位之后,实施基于唯一字的帧同步,之后,进行LDPC码的解码处理。
因此,LDPC码的解码性能依赖于码元同步的推测相位误差。
以下,具体说明图6的通信装置的处理内容。
最初,关于系统模型进行参数的定义。
此处,作为通信路,假设AWGN传送路。
在LDPC编码器中,如果输入了作为消息(b1,b2,···,bk)的信息序列bi,则实施针对该信息序列bi的纠错编码来生成码字序列C。
bi∈{0,1},i=1,2,···,Lc
C={(b1,b2,···,bk,p1,p2,···,pn-k)
:H(b1,b2,···,bk)t=0}
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380004674.2/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类





