[实用新型]一种解决不同优先级DMA传输竞争问题的接口电路有效
申请号: | 201320829669.2 | 申请日: | 2013-12-14 |
公开(公告)号: | CN203616748U | 公开(公告)日: | 2014-05-28 |
发明(设计)人: | 田泽;蔡叶芳;杨海波;何嘉文;李攀;王玉欢;淮治华;曹朋朋 | 申请(专利权)人: | 中国航空工业集团公司第六三一研究所 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 西安智邦专利商标代理有限公司 61211 | 代理人: | 杨引雪 |
地址: | 710119 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 解决 不同 优先级 dma 传输 竞争 问题 接口 电路 | ||
1.一种解决不同优先级DMA传输竞争问题的接口电路,其特征在于:包括第一时序转换电路、第二时序转换电路以及仲裁电路,仲裁电路与连接第一时序转换电路互相连接,仲裁电路与第二时序转换电路互相连接。
2.根据权利要求1所述的解决不同优先级DMA传输竞争问题的接口电路,其特征在于:第一时序转换电路包括数据存储电路、地址自增电路以及RapidIO时序转换电路;数据存储电路将收到的64位数据送入RapidIO时序转换电路,地址自增电路用于将每发送64位数据地址自增4后的地址发送给RapidIO时序转换电路,RapidIO时序转换电路负责将输入的数据和地址转换为RapidIO接口要求的时序。
3.根据权利要求1或2所述的解决不同优先级DMA传输竞争问题的接口电路,其特征在于:第二时序转换电路包括数据存储电路、地址自增电路以及RapidIO时序转换电路;数据存储电路将收到的64位数据送入RapidIO时序转换电路,地址自增电路用于将每发送64位数据地址自增4后的地址发送给RapidIO时序转换电路,RapidIO时序转换电路负责将输入的数据和地址转换为RapidIO接口要求的时序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司第六三一研究所,未经中国航空工业集团公司第六三一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320829669.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:砂轮置架
- 下一篇:便携式可旋转组合式收纳盒