[实用新型]非易失性存储器器件有效

专利信息
申请号: 201320466809.4 申请日: 2013-07-30
公开(公告)号: CN203366750U 公开(公告)日: 2013-12-25
发明(设计)人: F·德桑蒂斯;M·帕索蒂;A·拉尔 申请(专利权)人: 意法半导体股份有限公司;意法半导体有限公司
主分类号: G11C16/02 分类号: G11C16/02;G11C16/06
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华
地址: 意大利阿格*** 国省代码: 意大利;IT
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 非易失性存储器 器件
【说明书】:

技术领域

本实用新型涉及具有成簇的存储器单元的非易失性存储器器件。

背景技术

众所周知,若干集成的电子器件需要一定量的非易失性存储器。照例来说,非易失性存储器可以用在独立的存储器板或卡中,该存储器板或卡与集成有器件的控制和处理功能的芯片分离。然而,在一些情况中,需要为处理单元提供集成在同一芯片中的嵌入式非易失性存储器。

在常规的独立非易失性存储器器件中,存储器单元的结构在广泛用于制造处理和控制部件的CMOS制造工艺中不易集成。特别是对于标准CMOS工艺流程来说,浮置栅极单元通常需要一个附加的多晶硅层。因此,标准CMOS工艺中的非易失性存储器单元的集成将需要附加的处理步骤和掩膜,这将会造成成本的不合理增长,尤其是在考虑到经常只需要非常小量的集成的非易失性存储器时。

因此,具有不同构造的非易失性存储器单元已经被设计出来,其中,可以用单个多晶硅层制造存储器单元的浮置栅极和所有其它集成MOS晶体管的栅极区域。

在该方式中,避免了附加的工艺步骤和掩膜,并且CMOS工艺流程中的集成更加容易。

有成本效益的(Cost-Effective)非易失性存储器单元利用选择MOS晶体管来将存储浮置栅极与控制区域电容性地耦合,以进行读取和擦除操作,而双极型晶体管通过热电子的注入而用于编程操作。擦除是基于福勒一诺得海姆(Fowler-Nordheim)效应。这种存储器单元以功耗和占用面积为代价来支持编程速度。此外,有成本效益的单元的编程/擦除周期的最大数量远低于独立存储器的单元的编程/擦除周期的最大数量。

福勒-诺得海姆存储器单元对于编程和擦除都利用了其同名的效应,并且由于编程/擦除周期的更大数量通常可用并且功耗更低,因而比有成本效益的单元更受欢迎。

有成本效益的和福勒-诺得海姆非易失性存储器单元的示例在美国专利公开No.2011/0157977A1中有所描述。

为了降低误差并提高稳定性,非易失性存储器阵列可以使用两个互补的单元来存储一位。每对互补的单元的一个单元(直接单元)存储一个逻辑值,而互补的逻辑值存储在同一对单元的另一个单元(互补单元)中。因此,一对物理的互补的单元形成一个逻辑单元,其中存储了一位。为了提高信号幅度以及避免误差,差分地读取互补的单元。

另外,需要若干偏置电连接线向阵列中的每个单元端子提供适当的电压,以进行编程、擦除和读取操作。这种需要导致特定的阵列设计。在图1的示例中,两个相邻的行1a、1b共用控制栅极结构2,并且各自容纳两个逻辑单元5(即,两对互补的物理单元)的簇3。在同一簇3中的逻辑单元5具有相邻的列地址。例如,具有较低的列地址K的逻辑单元5布置在行1a中;并且,具有较高的列地址K+1的逻辑单元5布置在行1b中。此外,两个逻辑单元5的直接存储器单元5a在第一阵列列中对准;并且,两个逻辑单元5的互补存储器单元5b在与第一阵列列相邻的第二阵列列中对准。直接存储器单元5a由第一位线BLJd和位控制线的第一集合服务,位控制线的第一集合在此标号为BKd、BNKd、BK+1d、BNK+1d;并且,互补存储器单元5b由第二位线BLJc和位控制线的第二集合服务,位控制线的第二集合在此标号为BKc、BNKc、BK+1c、BNK+1c。

通常,位选择线的集合包括4个位选择线。因此,对于每个簇,列寻址需要两个位线(BLJd、BLJc)以及两倍于每个集合中的位选择线的位选择线。在图1的示例中,需要10个连接线来寻址两个逻辑单元。

因此,对用于列寻址的连接线的需要相较于物理单元本身的结构来说大概更能决定单元间距。

实用新型内容

本实用新型的目的在于提供一种非易失性存储器器件,其能够避免或至少缩小已知的非易失性存储器的局限性,以及,特别是能减少面积需求。

为了实现上述目的,本实用新型提供了一种非易失性存储器器件,包括:

存储器阵列,包括布置在至少一个逻辑行中的多个非易失性逻辑存储器单元,所述逻辑行包括共用共同的控制线的第一行和第二行;

多个位线;

其中每个逻辑存储器单元包括被配置为存储相应的第一逻辑值的直接存储器单元和被配置为存储相应的第二逻辑值互补存储器单元,所述第二逻辑值与存储在同一逻辑存储器单元的所述直接存储器单元中的所述第一逻辑值互补;

并且其中每个逻辑存储器单元的所述直接存储器单元和所述互补存储器单元耦合到相应的分离的位线,并且被放置为一个在相应的逻辑行的所述第一行中,并且另一个在相应的逻辑行的所述第二行中。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司;意法半导体有限公司,未经意法半导体股份有限公司;意法半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320466809.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top