[实用新型]一种智能电子设备的IEEE C37.238时间同步系统有效
申请号: | 201320321933.1 | 申请日: | 2013-06-03 |
公开(公告)号: | CN203313199U | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 刘庆依;罗四倍;赵杰;刘朋 | 申请(专利权)人: | 刘庆依 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 467000 河南*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 智能 电子设备 ieee c37 238 时间 同步 系统 | ||
1.一种智能电子设备的IEEE C37.238时间同步系统,其特征在于,作为从时钟,包括CPU、FPGA、以太网收发器PHY和实时时钟RTC;所述CPU连接FPGA,所述FPGA连接CPU、PHY和RTC,所述以太网收发器PHY通过MII接口连接FPGA,所述实时时钟RTC连接FPGA。
2.根据权利要求1所述的IEEE C37.238时间同步系统,其特征在于,所述CPU包括:用于IEEE C37.238标准各种类型报文编码与解码的PTP报文处理模块;采用对等延时测量机制进行时钟偏差和时钟调谐计算的时间同步计算模块;与FPGA交互时间信息的FPGA接口模块;初始化FPGA和PTP协议栈的时钟初始化模块。
3.根据权利要求1所述的IEEE C37.238时间同步系统,其特征在于,所述CPU为数字信号处理器DSP或嵌入式处理器PowerPC或ARM。
4.根据权利要求1所述的IEEE C37.238时间同步系统,其特征在于,所述FPGA内嵌以太网控制器MAC,还包括:PTP事件报文检测模块,所述PTP事件报文检测模块连接MII接口,检测发送出的和接收到的PTP事件报文并加盖时间戳;当有新的PTP事件报文时间戳产生时向CPU发出中断信号的中断控制模块,所述中断控制模块通过CPU接口模块连接所述CPU;提供包括粗调与微调在内的多种本地时钟调整机制的本地时钟模块,所述本地时钟模块连接PTP寄存器组,所述本地时钟模块由32位的秒累加器、32位的纳秒累加器和32位的亚毫微秒累加器构成;用于管理本地时钟的PTP寄存器组;提供与CPU连接的总线接口逻辑的CPU接口模块。
5.根据权利要求1所述的IEEE C37.238时间同步系统,其特征在于,所述以太网收发器PHY连接光纤以太网或电以太网。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘庆依,未经刘庆依许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320321933.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种小区路灯智能控制系统
- 下一篇:一种带按钮开关的隔离开关