[实用新型]一种符合VPX标准的RapidIO接口桥接器有效

专利信息
申请号: 201320149077.6 申请日: 2013-03-29
公开(公告)号: CN203149565U 公开(公告)日: 2013-08-21
发明(设计)人: 张涛;王金波 申请(专利权)人: 中国科学院空间应用工程与技术中心
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 100094*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 符合 vpx 标准 rapidio 接口 桥接器
【说明书】:

技术领域

实用新型涉及一种接口桥接器,特别涉及一种符合VPX标准的RapidIO接口桥接器。

背景技术

VPX总线是VITA(VME International Trade Association,VME国际贸易协会)组织于2007年在其VME总线基础上提出的新一代高速串行总线标准。VPX总线的基本规范、机械结构和总线信号等具体内容均在ANSI/VITA46系列技术规范中定义。

VPX标准在结构上仍然使用欧卡3U和6U尺寸。6U VPX板卡上定义1个8列7行RT2连接器P0和6个16列7行RT2连接器P1~P6。其中,P0为公用连接器,提供了维护管理总线、测试总线和电源信号;P1提供了32对差分对信号和8个单端信号;P2~P6为用户自定义连接器,既可以定义为差分信号,也可以定义为单端信号。

通常的标准5槽VPX机箱内,VITA46的开放互连结构是P1的RapidIO高速数据通道全互连,如图1所示。其中,插槽1具有一路四通道RapidIO接口,插槽1中的1A、1B、1C、1D分别代表插槽1的一个通道RapidIO接口,1A、1B、1C、1D分别包含一个发送差分对和一个接收差分对。插槽2-插槽5具有与插槽1相同的结构。这里,如图1所示,通道RapidIO接口1A、2A、3A、4A统称为通道A,……,通道RapidIO接口1D、2D、3D、4D统称为通道D。

当插槽之间的通道RapidIO接口进行连接时,一个发送差分对和一个接收差分对成为一条通道。如图1中插槽1的通道RapidIO接口1A与插槽2的通道RapidIO接口2A进行连接时,通道RapidIO接口1A的发送差分对与通道RapidIO接口2A的接收差分对组成一条通道。图1所示的RapidIO高速数据通道全互连是指每个插槽的四个通道RapidIO接口分别与其它四个插槽的一个通道RapidIO接口相连接,如图1中插槽1的通道RapidIO接口1A与插槽2的通道RapidIO接口2A相连接,插槽1的通道RapidIO接口1B与插槽3的通道RapidIO接口3A相连接,插槽1的通道RapidIO接口1C与插槽4的通道RapidIO接口4A相连接,插槽1的通道RapidIO接口1D与插槽5的通道RapidIO接口5A相连接。其它插槽的连接情况与之类似,如图1所示,不再赘述。目前RapidIO每条通道单方向信号速率最高可达2.5Gbps,即每路四个通道RapidIO接口的理论最高传输速率可达2.5Gbps×4=10Gbps。

鉴于目前很多高速信息处理系统中的节点间带宽需求已经超过10G,仅仅一路四通道RapidIO接口已经无法满足要求。

实用新型内容

本实用新型所要解决的技术问题是如何充分利用机箱背板的物理链路,扩展任意插槽间的通信带宽。

本实用新型提出了一种RapidIO接口桥接器,其为接口符合6U VITA46标准的VPX板卡,用于插入5槽VPX机箱的插槽,其特征在于,该RapidIO接口桥接器包括:

与5槽VPX机箱的通道A相对应的发送差分对A_TX和接收差分对A_RX,

与5槽VPX机箱的通道B相对应的发送差分对B_TX和接收差分对B_RX,

与5槽VPX机箱的通道C相对应的发送差分对C_TX和接收差分对C_RX,

与5槽VPX机箱的通道D相对应的发送差分对D_TX和接收差分对D_RX,其中,

发送差分对A_TX与接收差分对B_RX连接,

接收差分对A_RX与发送差分对B_TX连接,

发送差分对C_TX与接收差分对D_RX连接,

接收差分对C_RX与发送差分对D_TX连接。

本实用新型还提出了一种5槽VPX机箱,其特征在于,机箱内的一个插槽或多个插槽插有如上所述的RapidIO接口桥接器。

通过将本实用新型的RapidIO接口桥接器插入5槽VPX机箱的插槽上,能够实现一路四通道串行RapidIO的各通道之间发送差分对和接收差分对的两两交叉转接。这样通过将桥接器插入机箱的某一插槽里,建立特定槽位之间串行RapidIO的通道转接,获得直连链路之外的另外一条扩展链路。

附图说明

图1为现有技术中标准5槽VPX机箱内VITA46的开放互连结构示意图;

图2为本实用新型的RapidIO接口桥接器结构示意图;

图3为本实用新型的安装一个RapidIO接口桥接器的5槽VPX机箱结构示意图;

图4为本实用新型的安装两个RapidIO接口桥接器的5槽VPX机箱结构示意图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院空间应用工程与技术中心,未经中国科学院空间应用工程与技术中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320149077.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top