[实用新型]基于FPGA芯片的EDA综合实验平台有效
申请号: | 201320111349.3 | 申请日: | 2013-03-12 |
公开(公告)号: | CN203149572U | 公开(公告)日: | 2013-08-21 |
发明(设计)人: | 潘梅勇;张爱科;王慧;葛祥友;李瑞娟;孔轶艳 | 申请(专利权)人: | 广西生态工程职业技术学院;柳州职业技术学院 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 柳州市荣久专利商标事务所(普通合伙) 45113 | 代理人: | 周小芹 |
地址: | 545004 广西壮*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 芯片 eda 综合 实验 平台 | ||
1.一种基于FPGA芯片的EDA综合实验平台,包括核心处理芯片和与该核心处理芯片相连接的外围电路,其特征在于:所述的核心处理芯片是基于Xilinx VertexV6-240t的 FPGA芯片,该FPGA芯片用于为实验平台提供高性能密集计算的EDA实验功能,以及用于实现对各种复杂外围电路的控制。
2.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有存储阵列,该存储阵列用于接收由FPGA芯片向存储阵列发出的各种访问操作命令,该存储阵列的数据线、地址线、时钟和访问控制线分别连接至FPGA芯片上。
3.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有LED模块,所述的LED模块包括LED灯及其控制电路,LED模块的控制信号线直接与FPGA芯片相连,以实现FPGA芯片对LED灯的直接驱动及亮灯的显示控制。
4.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有LCD显示模块,所述的LCD显示模块包括LCD转换电路,该LCD显示模块的一端直接与FPGA芯片相连,以实现接受从FPGA芯片传过来的数据和地址信号;LCD显示模块的另一端与外部的LCD显示屏连接,实现进行数据格式转换和访问控制信号转换的功能。
5.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有VGA模块,该VGA模块包括VGA接口电路,所述VGA模块的信号线与FPGA芯片的I/O端口线直接相连,以实现由FPGA芯片输出的数据向VGA显示终端的数据格式和访问控制信号的转换。
6.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有PCIE接口,该PCIE接口的接口信号线与FPGA芯片的I/O端口线直接相连,以实现FPGA芯片对PCIE进行数据访问功能。
7.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有JTAG接口,该JTAG接口用于完成对EDA综合实验平台中的FPGA芯片进行程序加载和数据访问的功能,所述的JTAG接口信号线与FPGA芯片的I/O端口线直接相连。
8.根据权利要求1所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路含有电源模块,该电源模块包括电源,电源模块直接与FPGA芯片相连,用于为FPGA芯片提供电源。
9.根据权利要求1至权利要求8任一权利要求所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的外围电路还含有标准I/O接口,该标准I/O接口用于实现FPGA芯片对外部不同接口电路的访问与控制。
10.根据权利要求9所述的基于FPGA芯片的EDA综合实验平台,其特征在于:所述的标准I/O接口为24 bit数据线或16 bit地址线或8 bit控制线或1 bit时钟线,所述的24 bit数据线与FPGA芯片的I/O信号线直接相连,16 bit地址线与FPGA芯片的I/O信号线直接相连,8 bit控制线与FPGA芯片的I/O信号线直接相连,1 bit时钟线与FPGA芯片的时钟输出信号线相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西生态工程职业技术学院;柳州职业技术学院,未经广西生态工程职业技术学院;柳州职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320111349.3/1.html,转载请声明来源钻瓜专利网。