[发明专利]红外雪崩二极管阵列装置及形成方法、激光三维成像装置在审
申请号: | 201310754522.6 | 申请日: | 2013-12-31 |
公开(公告)号: | CN104752341A | 公开(公告)日: | 2015-07-01 |
发明(设计)人: | 毛剑宏;韩凤芹 | 申请(专利权)人: | 上海丽恒光微电子科技有限公司 |
主分类号: | H01L21/77 | 分类号: | H01L21/77;H01L27/04;H01L31/107 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张亚利;骆苏华 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 红外 雪崩 二极管 阵列 装置 形成 方法 激光 三维 成像 | ||
技术领域
本发明涉及三维成像技术领域,特别涉及红外雪崩光电二极管阵列装置及其形成方法、激光三维成像装置及其形成方法。
背景技术
激光三维成像技术,是由激光雷达向探测目标发射出一系列扫描光束,从探测目标返回的回波信号的二维平面信息和激光雷达测距得到的距离信息来合成图像的技术。
激光三维成像装置通常包括:发射激光的激光雷达,接收从探测目标返回的回波信号的雪崩光电二极管阵列,处理由雪崩光电二极管阵列输出的电信号的数据处理装置。其中,雪崩光电二极管阵列为激光三维成像装置中的核心部件。PN结反向电压增大到一数值时,载流子倍增就像雪崩一样,增加得多而快,利用这个特性制作的二极管就是雪崩二极管。
现有技术中利用CMOS工艺制造的雪崩二极管通常只能感应可见波段的激光,对红外波段的激光进行感测的雪崩二极管普遍采用的材料为低铬汞,由于低铬汞的制备和CMOS工艺不兼容,因此,感测红外波段激光的雪崩二极管的制造工艺和CMOS工艺不兼容。
由于雪崩光电二极管非常敏感,雪崩光电二极管阵列中相邻的两个雪崩光电二极管之间很容易发生串扰。因此,现有技术中,在具有CMOS控制电路的基底上形成雪崩光电二极管阵列的方法为:所有的雪崩光电二极管为分离的个体,将各个雪崩光电二极管一个个黏贴在具有CMOS控制电路的基底上,这样各个雪崩光电二极管之间彼此分离,不会出现串扰的现象。对于红外雪崩光电二极管阵列,也采用同样的方法将红外雪崩光电二极管阵列黏贴在具有CMOS控制电路的基底上。
另外,现有技术中,雪崩光电二极管与基底上的CMOS控制电路的连接方式为:雪崩光电二极管的P型区在衬底的背面与CMOS控制电路电连接,衬底正面的N型区通过引出的引线与CMOS控制电路连接,从N型区引出引线的方式将N型区与CMOS控制电路连接,造成激光三维成像装置的布线非常繁琐。红外雪崩光电二极管阵列采用同样的方式与基底上的CMOS控制电路连接。
发明内容
本发明解决的其中一个问题现有技术的红外雪崩光电二极管的形成方法和CMOS工艺不兼容;
本发明解决的另一个问题是在具有CMOS控制电路的基底上形成红外雪崩光电二极管阵列形成方法比较繁琐;
本发明解决的又一个问题是红外雪崩光电二极管阵列与CMOS控制电路的连接方式比较繁琐。
为解决上述问题,本发明提供一种红外雪崩二极管阵列装置的形成方法,包括:
提供硅衬底;
在所述硅衬底正面形成呈阵列排列的重掺杂P型硅区、位于P型硅区上的本征锗区、位于本征锗区上的重掺杂N型锗区;
红外雪崩光电二极管包括所述P型硅区、所述本征锗区和所述N型锗区。
可选的,还包括在所述硅衬底中形成隔离环,相邻的两个红外雪崩光电二极管中,至少其中一个周围形成有环绕该红外雪崩光电二极管的所述隔离环,所述隔离环的深度大于所述重掺杂P型区的深度,所述隔离环起到绝缘相邻两红外雪崩光电二极管的作用。
可选的,形成隔离环和阵列排列的重掺杂P型硅区、本征锗区、重掺杂N型锗区的方法包括:
在所述硅衬底正面形成重掺杂P型硅层;
在所述重掺杂P型硅层上形成本征锗层;
在所述本征锗层上形成重掺杂N型锗层;
在所述硅衬底中形成多个呈阵列排布的隔离环,阵列排列的隔离环将所述P型硅层、本征锗层、重掺杂N型锗层分割成阵列排列的重掺杂P型硅区、本征锗区、重掺杂N型锗区;
或者,
在所述硅衬底中形成呈阵列排列的隔离环;
在所述硅衬底上形成图形化的掩膜层,覆盖所述隔离环,暴露出需要形成红外雪崩光电二极管阵列的区域;
以所述图形化的掩膜层为掩膜,进行离子注入形成呈排列的重掺杂P型区;
在所述重掺杂P型区上形成本征锗区;
在所述本征锗区上形成重掺杂N型锗区;
形成重掺杂N型锗区后,去除所述图形化的掩膜层;
或者,
在所述硅衬底正面形成重掺杂P型硅层;
在所述重掺杂P型硅层上形成本征锗层;
在所述本征锗层上形成重掺杂N型锗层;
对所述重掺杂P型硅层、本征锗层、重掺杂N型锗层进行图形化,形成阵列排列的重掺杂P型硅区、本征锗区、重掺杂N型锗区;
之后,在所述硅衬底中形成呈阵列排列的隔离环。
可选的,形成隔离环的方法包括:
对所述硅衬底进行干法刻蚀形成环形沟槽;
在所述沟槽的侧壁和底部形成垫氧化层;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海丽恒光微电子科技有限公司;,未经上海丽恒光微电子科技有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310754522.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器件及其形成方法
- 下一篇:半导体结构及其形成方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造