[发明专利]一种数据传输平台有效
| 申请号: | 201310750022.5 | 申请日: | 2013-12-27 |
| 公开(公告)号: | CN103686186B | 公开(公告)日: | 2017-01-18 |
| 发明(设计)人: | 许林 | 申请(专利权)人: | 龙迅半导体(合肥)股份有限公司 |
| 主分类号: | H04N19/42 | 分类号: | H04N19/42;H04N5/765 |
| 代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 王宝筠 |
| 地址: | 230601 安徽省合*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 数据传输 平台 | ||
1.一种数据传输平台,其特征在于,包括音视频解码芯片、FPGA芯片和高速接口芯片,所述FPGA芯片分别与所述音视频解码芯片和所述高速接口芯片通信;
其中,所述音视频解码芯片,用于接收音视频数据源,并将所述音视频数据源由模拟信号转换成数字信号,还用于将转换成的数字信号以预定协议规范的格式输出;
所述FPGA芯片,用于采集并处理由所述音视频解码芯片传输的数字信号;
所述高速接口芯片,用于接收由所述FPGA芯片传输到的信号,并将接收到的信号转换成能够被显示终端识别的信号。
2.根据权利要求1所述的数据传输平台,其特征在于,由音视频解码芯片向FPGA芯片传输数据信号的方式为并行。
3.根据权利要求1所述的数据传输平台,其特征在于,所述音视频解码芯片上设置有输出接口,所述输出接口电平采用TTL电平标准。
4.根据权利要求3所述的数据传输平台,其特征在于,所述FPGA芯片上设置有输入接口,所述FPGA芯片上的输入接口配置与所述音视频解码芯片上的输出接口相同的电压标准。
5.根据权利要求1所述的数据传输平台,其特征在于,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,由音视频解码芯片引出的源时钟走线和数据走线到所述FPGA芯片上的输入接口的距离相等。
6.根据权利要求1所述的数据传输平台,其特征在于,所述音视频解码芯片上设置有输出接口,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,所述音视频解码芯片上的输出接口和所述FPGA芯片上的输入接口的连接线路上设置有电阻。
7.根据权利要求6所述的数据传输平台,其特征在于,所述电阻相距所述FPGA芯片上的输入接口的距离小于所述电阻相距所述音视频解码芯片的输出接口的距离。
8.根据权利要求1所述的数据传输平台,其特征在于,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,所述音视频解码芯片和所述FPGA芯片上的输入接口通过预设卡槽连接,所述预设卡槽的一头设置有公口,另外一头设置有母孔,所述公口与所述音视频解码芯片的PCB板上的过孔连接,所述母孔焊盘钳在所述FPGA芯片的输入接口上。
9.根据权利要求1所述的数据传输平台,其特征在于,所述FPGA芯片上设置有多个用于接收由音视频解码芯片输出数据的输入接口,相邻所述输入接口之间通过一对接地隔开。
10.根据权利要求1所述的数据传输平台,其特征在于,所述数字信号包括时钟信号、RGB信号、HS信号、VS信号和DE信号中的至少一种。
11.根据权利要求1所述的数据传输平台,其特征在于,所述FPGA芯片内部设置有高速接口LVDS,所述高速接口LVDS与所述高速接口芯片的接口匹配使用。
12.根据权利要求1所述的数据传输平台,其特征在于,所述音视频数据源的格式为VGA、CVBS、HDMI、YPbPr、S-video中的一种。
13.根据权利要求1所述的数据传输平台,其特征在于,所述高速接口芯片用于MHL-TX的信号输出。
14.根据权利要求1-13所述的数据传输平台,其特征在于,还包括,显示终端,用于显示由所述高速接口芯片传送的数据信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙迅半导体(合肥)股份有限公司,未经龙迅半导体(合肥)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310750022.5/1.html,转载请声明来源钻瓜专利网。





