[发明专利]逐步逼近式模拟数字转换器在审
申请号: | 201310684069.6 | 申请日: | 2013-12-13 |
公开(公告)号: | CN104716961A | 公开(公告)日: | 2015-06-17 |
发明(设计)人: | 容光宇 | 申请(专利权)人: | 硕颉科技股份有限公司 |
主分类号: | H03M1/46 | 分类号: | H03M1/46 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 宋焰琴 |
地址: | 中国台湾台北市松山区*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 逐步 逼近 模拟 数字 转换器 | ||
技术领域
本发明涉及一种模拟数字转换器(analog-to-digital converter,ADC),且特别涉及一种逐步逼近式模拟数字转换器(successive approximation register analog-to-digital converter,SAR-ADC)。
背景技术
近年来在集成电路设计上的趋势,对于更低功耗、更高表现、以及更少的成本有愈来愈严苛的要求,而在模拟前端电路的设计当中,一个有效率的模拟数字转换器(analog-to-digital converter,简称ADC)能使系统整体表现大大地提升,ADC负责将接收的模拟信号转换为数字信号,并提供给后端的数字信号处理单元来运作,因此其动态范围、分辨率、精确度、线性度、取样速度、功耗、输入级特性等等,都成为影响系统整体表现的重要环节,也成为评估转换器本身表现的重要参数。
现有的ADC的架构种类繁多,例如导管线模拟数字转换器(pipeline analog-to-digital converter,简称pipeline ADC)及逐步逼近式模拟数字转换器(successive approximation register analog-to-digital converter,简称SAR-ADC)等皆为现有技术领域中常用的架构。其中,在同样的规格需求下,SAR-ADC相较于pipeline ADC可具有较低功耗以及较小芯片面积的优势,也因此,对于SAR-ADC架构的技术开发,也逐渐为业界所重视。
在现有的SAR-ADC的架构下,其一般会包含有数字模拟转换器(digital-to-analog converter,简称DAC)、比较电路以及SAR逻辑控制电路等部分。具体而言,在传统SAR-ADC的模拟数字转换操作过程中,DAC一般会先以一个参考电压作为基准对模拟输入信号进行取样保持(sample-and-hold),其后SAR逻辑控制电路会以二元搜寻算法(binary search algorithm)来控制DAC的数字模拟转换,以令DAC产生对应的比较信号,其中所述比较信号关联于对应不同逻辑状态的模拟电压与模拟输入信号的电压差值。接着,比较电路会以所述参考电压作为基准来与所述比较信号进行比较,从而令SAR逻辑控制电路基于比较电路的比较结果而逐一决定数字输出信号每一位的逻辑状态。
由上述操作过程可知,在现有的SAR-ADC架构下,为了实现模拟数字转换操作,提供一个额外的参考电压来作为比较器比较的基准是必须的。除此之外,为了要维持比较电路判断的精确度,一般会在SAR-ADC进行模拟数字转换前的期间先进行偏移消除(offset cancellation)的操作。在此操作中,同样也必须提供一个参考电压给比较电路的两输入端作为共模参考电压(common-mode voltage)以消除比较电路的不同输入端间的电压偏移。
再者,基于现有的SAR-ADC架构下,一般比较电路都是利用由单颗运算放大器所构成的比较器来实现。因此,当电路操作于高频时,比较器还可能因为所需的工作电流较大而造成SAR-ADC发生较为严重的噪声干扰。
发明内容
本发明提供一种逐步逼近式模拟数字转换器,其无须使用额外的参考电压亦可实现模拟数字转换及偏移消除的操作,并且还可降低电路操作于高频时的噪声干扰。
本发明的逐步逼近式模拟数字转换器包括数字模拟转换电路、取样保持电路、比较电路以及逐步逼近式逻辑控制电路。数字模拟转换电路用于将N位数字逻辑信号转换为模拟形式的比较信号,其中N为正整数。取样保持电路用于取样并保持模拟输入信号。比较电路耦接数字模拟转换电路与取样保持电路,用于将取样保持电路所保持的模拟输入信号作为与比较信号进行比较的基准,从而产生比较结果信号。逐步逼近式逻辑控制电路用于提供N位数字逻辑信号,并且依据比较结果信号逐一决定数字逻辑信号的每一位的逻辑状态,以产生关联于模拟输入信号的数字输出信号。
在本发明一实施例中,比较电路包括M级相互串接的比较单元以及闩锁单元。第一级比较单元分别从取样保持电路与数字模拟转换电路接收模拟输入信号与比较信号。闩锁单元耦接第M级比较单元的输出端,用于闩锁所述多个比较单元的比较结果,并据以产生比较结果信号。其中,M为正整数,且M至少为N的四分之一。
在本发明一实施例中,比较电路还包括M组反馈单元以及M组电容单元。所述M组反馈单元分别耦接于每一级比较单元的输入端与输出端之间。所述M组电容单元分别耦接每一级比较单元的输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硕颉科技股份有限公司;,未经硕颉科技股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310684069.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:ΔΣ调制器
- 下一篇:二线制现场总线电源去耦电路