[发明专利]高速串行信号分析仪无效
| 申请号: | 201310576244.X | 申请日: | 2013-11-16 |
| 公开(公告)号: | CN104158600A | 公开(公告)日: | 2014-11-19 |
| 发明(设计)人: | 窦俊 | 申请(专利权)人: | 江苏绿扬电子仪器集团有限公司 |
| 主分类号: | H04B17/00 | 分类号: | H04B17/00 |
| 代理公司: | 无 | 代理人: | 无 |
| 地址: | 212200 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 高速 串行 信号 分析 | ||
1.一种高速串行信号分析仪,其特征在于,包括模拟前端、采样及成像模块、数据交换模块、主控计算机模块、显示及用户交互模块、电源模块,模拟前端、采样及成像模块、数据交换模块、主控计算机模块、显示及用户交互模块分别与电源模块连接,信号接入信号分析仪后,首先进入模拟前端,对信号进行衰减、放大、滤波,转换为符合ADC输入要求的信号,送入采样及成像模块,其通过ADC将信号量化取样转换为数字信号,将数字信号存储并通过采样及成像模块为波形图像输出,两个模块的数据经过数据交换模块汇总并输出至显示及用户交互模块,向用户呈现出波形图像;该过程由主控计算机控制,主控计算机的控制指令和数据亦通过数据交换模块传达给采样及成像模块。
2.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的模拟前端,由高阻输入无源衰减网络、前置输入放大器、输出比较器组成,实现信号的放大、衰减、阻抗转换、滤波信号调理工作。
3.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的采样与成像模块,由ADC、DDR3-SDRAM存储器模组、QDR2-SRAM存储器以及FPGA组成,所有相关算法均在FPGA内得以实现,每个采样与成像模块可以实现两个通道的信号采集、存储管理与波形成像。
4.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的数据交换模块,负责各个模块的数据通信,同时为各个模块提供稳定、同步的时钟。
5.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的主控计算机模块,主控部分采用x86体系、CPCI构架的计算机系统,以Intel Core2Dual作为主处理器,以PCI总线作为主控计算机和数据交换模块的数据通信总线。
6.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的显示交互模块,由显示器及面板组件组成。
7.根据权利要求1所述的高速串行信号分析仪,其特征在于,所述的电源管理模块,包括主控计算机的标准开关电源以及低压开关电源变换器,前者提供主控计算机系统所需要的+5V、5V、+12V、12V的电源供应,后者由前者+12V信号转换为其它部件所需要的+1.2V、+1.8V、+2.5V、+3.3V。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏绿扬电子仪器集团有限公司,未经江苏绿扬电子仪器集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310576244.X/1.html,转载请声明来源钻瓜专利网。





