[发明专利]一种基于SOPC的干扰决策装置在审
申请号: | 201310547953.5 | 申请日: | 2013-11-07 |
公开(公告)号: | CN104635215A | 公开(公告)日: | 2015-05-20 |
发明(设计)人: | 张雪峰;焦胜海;刘郁笑;韩一帜;王鹏;刘伟 | 申请(专利权)人: | 北京航天长征飞行器研究所;中国运载火箭技术研究院 |
主分类号: | G01S7/38 | 分类号: | G01S7/38 |
代理公司: | 核工业专利中心 11007 | 代理人: | 程旭辉 |
地址: | 100076*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 sopc 干扰 决策 装置 | ||
技术领域
本发明属于电子对抗技术领域。
背景技术
此种基于可编程片上系统(System-on-a-Programmable-Chip,SOPC)的干扰决策技术来源于干扰机的设计。干扰机可以实现对雷达的压制、欺骗干扰,降低其对真实目标的跟踪、识别能力。传统设计中采用干扰决策参数预先配置的方式,根据加载数据进行参数计算,预先生成干扰决策参数表,实施干扰时按生成的参数表进行配置。
此种方式中,由于干扰方式预先固定,不能满足实时智能干扰的要求。因此,需要能够根据雷达种类以及外部环境智能实施干扰的干扰机。
发明内容
本发明的目的是为提高干扰机的智能化程度,对干扰决策装置进行改进。
本发明是一种基于SOPC的干扰决策装置,用于产生雷达干扰机的干扰决策,其中,使用FPGA构建了可编程片上系统(SOPC),实时进行干扰决策,实现对雷达的干扰功能。
如上所述的基于SOPC的干扰决策装置,其中,在所述FPGA实现如下模块:软核处理器、程序RAM、数据RAM、干扰算法模块、IIC和GPIO;通过GPIO获取包括雷达信号实时测量结果的数据,提供给软核处理器进行运算;通过IIC获取外部传感器的信息,提供给软核处理器进行运算;软核处理器根据雷达信号实时测量结果以及外部传感器的信息进行干扰用参数计算,生成决策控制表,并对于干扰算法模块输出干扰用参数和决策控制表;干扰算法模块根据软核处理器输入的干扰用参数和决策控制表,对外设进行控制,实现对雷达的干扰功能。
如上所述的基于SOPC的干扰决策装置,其中,所述模块按照如下方式进行干扰决策:
a)SOPC中GPIO模块接收外部加载数据,获得干扰机及雷达的位置信息和速度信息,Microblaze软核据此计算出干扰机与雷达的距离;
b)SOPC中IIC模块接收温度传感器输入的温度信息,由Microblaze软核与功放电路特性表映射,确定出此温度下应对功放电路给予的增益补偿;
c)SOPC中干扰算法模块实时测量出接收到的雷达信号功率,此功率值与距离参数一起,共同决策出此时干扰机应发射的干扰功率;
d)SOPC中干扰算法模块实时测量出接收到的雷达信号参数,结合存储器中的预存参数进行干扰决策,实施干扰过程。
本发明采用SOPC技术,实现干扰决策参数的实时生成和配置,使用Xilinx公司FPGA,构建了可编程片上系统(SOPC),采取硬件描述语言(HDL)与C语言相结合的协同设计方法,实现干扰机的干扰决策功能。该系统由MicroBlaze软核处理器、干扰算法模块、定时器模块、外设接口模块组成,处理器与各模块采用外部总线接口和外部中断接口进行交互。处理器根据参数计算结果和信号测量结果,生成干扰决策参数并对干扰算法模块相关寄存器进行实时配置。
测试结果表明,此SOPC平台达到了预想的功能,可实现干扰决策参数的实时配置,方案可行。目前,此种基于SOPC的干扰决策技术已在干扰机中得到应用,雷达对接试验结果表明,该产品可实现对雷达的智能化干扰。
附图说明
图1基于SOPC的设计架构。
图2软件工作流程图。
具体实施方式
下面结合附图和实施例对本发明进行进一步描述。
为提高干扰机的智能化程度,本发明采用SOPC技术,实现干扰决策参数的实时生成和配置。
SOPC为可编程的片上系统。它是一种特殊的嵌入式系统,不仅可由单个芯片完成整个系统的主要逻辑功能,而且由于其可编程的特性,使得设计方式更为灵活,可剪裁、扩充、升级,并具备软硬件系统可编程功能。
本发明选择Xilinx公司的FPGA芯片,使用嵌入式开发套件(EDK,开发工具),通过在FPGA内嵌入软处理器核(MicroBlaze,由Xilinx公司提供的产品)的方式实现SOPC设计。此种设计方式可搭建出干扰决策技术的通用平台,在需要扩展时,可通过增加用户自定义IP核,以及灵活构造外设接口等方式进行功能扩展。
1基于SOPC的设计架构
基于SOPC的设计架构如图1所示。SOPC通过Xilinx公司FPGA搭建,该系统由Microblaze软处理器核、干扰模块、定时器模块、外设接口模块等组成。软处理器核与各模块采用外部总线接口进行交互。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航天长征飞行器研究所;中国运载火箭技术研究院;,未经北京航天长征飞行器研究所;中国运载火箭技术研究院;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310547953.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于FPC的半导体探测器阵列及制作方法
- 下一篇:芯片测试方法