[发明专利]具有高速低BER的ADC的DSP接收器有效
| 申请号: | 201310476370.8 | 申请日: | 2013-10-12 |
| 公开(公告)号: | CN103731147A | 公开(公告)日: | 2014-04-16 |
| 发明(设计)人: | 张博;阿里·纳齐米;马哈茂德·礼萨·艾哈迈迪;阿夫申·蒙塔兹;张恒;哈桑·马雷菲 | 申请(专利权)人: | 美国博通公司 |
| 主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M1/10 |
| 代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 田喜庆 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 具有 高速 ber adc dsp 接收器 | ||
1.一种装置,包括:
多路径整流模数转换器(ADC),将模拟信号转换成多个位,所述ADC包括:
确定所述多个位中的第一位的第一路径,所述第一路径包括:
生成所述第一位的第一比较器,其中,所述第一比较器被配置为在第一时间接收模拟信号;以及
确定所述多个位中的第二位的第二路径,所述第二路径包括:
整流器,其中,所述整流器被配置为在所述第一时间之后的第二时间接收所述模拟信号;以及
耦接到所述整流器的输出的多个比较器,所述多个比较器生成所述第二位。
2.根据权利要求1所述的装置,所述第二路径进一步包括:
与所述第一路径中的所述第一比较器并行操作的信号保持电路,其中,所述整流器耦接到所述信号保持电路的输出。
3.根据权利要求2所述的装置,其中,所述保持电路包括延迟电路、采样和保持(SH)电路以及追踪和保持(TH)电路中的一个。
4.根据权利要求3所述的装置,其中,所述SH电路包括多级SH电路并且所述TH电路包括多级TH电路,并且其中,到所述第二路径的输入耦接在所述多级SH电路或所述多级TH电路中的级之间。
5.根据权利要求1所述的装置,其中,所述整流器由所述第一位控制。
6.根据权利要求1所述的装置,其中,所述第一位包括较高位而所述第二位包括较低位。
7.根据权利要求1所述的装置,所述第二路径中的所述多个比较器包括:
被配置为检测整流错误的至少一个额外的比较器。
8.根据权利要求1所述的装置,其中,所述第一比较器包括第一偏移校准器而所述多个比较器包括第二偏移校准器,并且其中,所述第一偏移校准器和所述第二偏移校准器被配置为分开地校准所述第一比较器的第一偏移和所述多个比较器中的每个比较器的第二偏移。
9.一种将模拟信号转换成数字信号的方法,包括:
在第一时间,对第一比较器提供保持模拟信号;
在所述第一比较器中,将所述保持模拟信号与第一阈值比较以确定较高位;
在所述第一时间随后的第二时间,对整流器提供所述保持模拟信号;
从所述较高位确定整流器控制信号;
根据所述整流器控制信号将所述保持模拟信号整流成整流后信号;以及
在多个第二比较器中,将所述整流后信号与多个阈值比较以确定较低位。
10.一种装置,包括:
多级采样和保持(SH)电路或追踪和保持(TH)电路;
与所述多级SH或TH电路并联的粗比较器;
与所述多级SH或TH电路串联并且由所述粗比较器的输出控制的整流器;
具有额外的比较器以检测整流器错误的精模数转换器(ADC);
粗比较器偏移校准器;以及
独立于所述粗比较器偏移校准器的精ADC偏移校准器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国博通公司,未经美国博通公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310476370.8/1.html,转载请声明来源钻瓜专利网。





