[发明专利]移位寄存器单元电路、移位寄存器、阵列基板及显示设备在审
| 申请号: | 201310393435.2 | 申请日: | 2013-09-02 |
| 公开(公告)号: | CN103489483A | 公开(公告)日: | 2014-01-01 |
| 发明(设计)人: | 谷晓芳;马睿;胡明 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
| 主分类号: | G11C19/28 | 分类号: | G11C19/28;G09G3/36 |
| 代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
| 地址: | 230011 安*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 单元 电路 阵列 显示 设备 | ||
技术领域
本发明涉及液晶显示技术,尤其涉及一种移位寄存器单元电路、移位寄存器、阵列基板及显示设备。
背景技术
液晶显示器(LCD)具有重量轻,厚度薄以及低功耗等优点,广泛应用于电视机、移动终端等电子设备中。液晶显示器内部存在多个由数据线和栅线围成的像素单元,在进行显示时,通过设置在液晶显示器边缘的栅极驱动器向栅线输入扫描信号,实现各像素的逐行扫描,而扫描信号由栅极驱动器中的移位寄存器产生。常用移位寄存器单元电路的结构中存在十二个薄膜晶体管(TFT)以及一个电容,使用了较多数目的薄膜晶体管来降低移位寄存器单元电路的噪声电压,保证信号的稳定性输出。电路需要占用较大的空间,导致使用该电路的液晶显示器的边框较大,无法实现液晶显示器的窄边框。
发明内容
本发明实施例提供一种移位寄存器单元电路、移位寄存器、阵列基板及显示设备,以实现液晶显示器的窄边框。
一种移位寄存器单元电路,包括:
输入模块,用于接收输入信号,将输入信号输出给上拉节点;
输出模块,用于接收输入信号,在第一时钟信号控制下输出驱动信号;
下拉模块,用于在下拉节点的控制下,下拉上拉节点和信号输出端电位;
下拉控制模块,用于在输入信号控制下拉低下拉节点,在第二时钟信号控制下拉高下拉节点;
复位模块,用于在复位信号控制下,对上拉节点和信号输出端电位进行复位。
一种移位寄存器,包括级联的多级本发明实施例提供的移位寄存器单元电路,其中,第一级移位寄存器单元的输入信号为帧开始信号,除第一级移位寄存器单元外,其余各级移位寄存器单元的输入信号为上一级移位寄存器单元的输出信号;除最后一级移位寄存器单元外,其余各级移位寄存器单元电路中的复位信号为下一级移位寄存器单元电路的输出信号。
一种阵列基板,包括本发明实施例提供的移位寄存器。
一种显示设备,包括本发明实施例提供的阵列基板。
本发明实施例提供一种移位寄存器单元电路、移位寄存器、阵列基板及显示设备,涉及液晶显示技术,本发明实施例提供的移位寄存器单元电路采用较少数目的薄膜晶体管,用以抑制电路中的干扰噪声,在实现了移位寄存器单元的信号传输功能和降噪功能的同时节省了布线空间,减小了移位寄存器单元电路占用的面积,从而实现了使用该移位寄存器的液晶显示器的窄边框。
附图说明
图1为本发明实施例提供的一种移位寄存器单元电路图;
图2为本发明实施例提供的一种较佳的移位寄存器单元电路图;
图3为本发明实施例提供的一种移位寄存器电路图;
图4为本发明实施例提供的一种移位寄存器单元电路逻辑时序图。
具体实施方式
本发明实施例提供一种移位寄存器单元电路、移位寄存器、阵列基板及显示设备,涉及液晶显示技术,本发明实施例提供的移位寄存器单元电路采用较少数目的薄膜晶体管,用以抑制电路中的干扰噪声,在实现了移位寄存器单元的信号传输功能和降噪功能的同时节省了布线空间,减少了移位寄存器单元电路中电路元件的个数,减小了移位寄存器单元电路占用的面积,从而实现了使用该移位寄存器的液晶显示器的窄边框。
如图1所示,本发明实施例提供一种移位寄存器单元电路,包括:
输入模块101,用于接收输入信号,将输入信号输出给上拉节点;
输出模块102,用于接收输入信号,在第一时钟信号控制下输出驱动信号;
下拉模块103,用于在下拉节点的控制下,下拉上拉节点和信号输出端电位;
下拉控制模块104,用于在输入信号控制下拉低下拉节点,在第二时钟信号控制下拉高下拉节点;
复位模块105,用于在复位信号控制下,对上拉节点和信号输出端电位进行复位。
本发明实施例提供的移位寄存器单元电路使用数目较少薄膜晶体管来抑制电路中的干扰噪声,在实现了移位寄存器单元的信号传输功能和降噪功能的同时节省了布线空间,减少了移位寄存器单元电路中电路元件的个数,减小了移位寄存器单元电路占用的面积,从而实现了使用该移位寄存器的液晶显示器的窄边框。
其中,输入模块101具体包括:
第一薄膜晶体管,栅极和漏极连接信号输入端,源极连接上拉节点。
输出模块102具体包括:
第二薄膜晶体管,栅极连接上拉节点,漏极连接第一时钟信号输入端,源极连接信号输出端;
电容,第一极连接上拉节点,第二极连接信号输出端。
下拉控制模块104具体包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310393435.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于防篡改引导的系统和方法
- 下一篇:能看时间的优盘





