[发明专利]一种物理层编解码方法及其装置有效
| 申请号: | 201310390805.7 | 申请日: | 2013-08-30 |
| 公开(公告)号: | CN104426629B | 公开(公告)日: | 2017-08-04 |
| 发明(设计)人: | 杨文斌;王童童 | 申请(专利权)人: | 华为技术有限公司 |
| 主分类号: | H04L1/00 | 分类号: | H04L1/00 |
| 代理公司: | 北京同达信恒知识产权代理有限公司11291 | 代理人: | 黄志华 |
| 地址: | 518129 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 物理层 解码 方法 及其 装置 | ||
技术领域
本发明涉及通信领域的编解码技术,尤其涉及一种物理层编解码方法及其装置。
背景技术
100G以太网物理层从上至下包括PCS(Physical Coding Sublayer,物理编码子层)、PMA(Physical Medium Attachment,物理介质连接)子层和PMD(Physical Media Dependent,物理介质相关)子层。其中,PCS位于MAC(Media Access Control,媒体接入控制)层的RS(Reconciliation Sublayer,协调子层)和PMA子层之间。PCS和上层RS/MAC子层的接口由XGMII(XG Media Independence Interface,媒体无关接口,其中,对于100G以太网,用“CGMII”表示100G)提供。PCS用于将一条以太网MAC功能映射到编码和物理层信号系统的功能上去。目前100G以太网标准802.3ba中规定PCS编码采用64B/66B编码。
64B/66B编码用于将XGMII传输的8个8比特(8-bit)数据和1个8比特控制信号进行各个字符的编码映射,产生块净荷(Block Payload)、同步域(sync header)和块类型域(Block Type Field),并将三者按照某种格式生成66比特块(Block)并行输出。其中,块类型域(Block Type Field)用来保证64比特块之间的汉明距离不小于4。
图1为现有802.3ba标准中给出的64B/66B编码的码字转换格式表。其中,Dn表示8比特的数据块,Cn表示控制块(编码前为8比特,编码后为7比特),O0表示Order sequence(命令序列)指示,Tn表示数据包包尾Terminate的位置。可以看出,64比特的全数据块(即其中不包含控制码块,可表示为data blocks)无法压缩,64比特的非全数据块(即其中包含有控制块,可表示为control blocks)可压缩为56比特,剩下的8比特作为Block Type Field空间来保证控制信息如Terminate(结束)、Start(开始)、Order sequence(命令序列)、Control(控制)等64比特码块之间的汉明距离不小于4。
随着400G以太网标准的提出,由于采用高速接口及高阶调制等技术,因此采用更高增益的RS-FEC(Reed-Solomon Forward Error Correction,里得所罗门前向纠错)方案成为未来的发展趋势,但是64B/66B编码方法不能满足RS-FEC算法的需要。
发明内容
本发明实施例提供了一种物理层编解码方法及其装置,用以满足RS-FEC算法需要。
第一方面,提供一种编码方法,包括:
接收输入的媒体无关接口MII控制码块和第一256比特待编码码块;
根据所述MII控制码块确定所述第一256比特待编码码块中的控制码块,对确定出的控制码块进行压缩,以得到压缩后的待编码码块;
根据所述MII控制码块确定物理层编码格式、同步域数值、块类型域的层级以及所述块类型域的数值;
根据确定出的物理层编码格式,将所述压缩后的待编码码块映射为物理层数据格式的数据,向所述数据中添加同步域,所述添加的同步域的数值为所述确定出的同步域数值,根据所述块类型域的层级在通过压缩获得的空间内添加块类型域,以得到编码结果,所述添加的块类型域的数值为所述确定出的块类型域的数值。
结合第一方面,在第一种可能的实现方式中,所述第一256比特待编码码块包括4路64比特待编码码块,所述MII控制码块包括4路8比特MII控制 码块,所述4路8比特MII控制码块与所述4路64比特待编码码块一一对应;
所述根据所述MII控制码块确定所述第一256比特待编码码块中的控制码块,对确定出的控制码块进行压缩,包括:
分别对4路64比特待编码码块中的每一路待编码码块,执行以下步骤:
根据对应的8比特MII控制码块,确定64比特待编码码块中的控制码块;
若64比特待编码码块中包含8个8比特控制码块,则将每8比特控制码块压缩为7比特控制码块;和/或,
若64比特待编码码块中包含有terminate码字、sequence码字或sfd码字,则将64比特待编码码块压缩为56比特的码块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310390805.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种设备时间同步方法及设备
- 下一篇:调制编码方式的阈值调整方法和系统





