[发明专利]一种基于I/O接口的信号输出方法和装置有效
申请号: | 201310382053.X | 申请日: | 2013-08-28 |
公开(公告)号: | CN103490757B | 公开(公告)日: | 2018-10-30 |
发明(设计)人: | 谭丽娟 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22;G06F13/20 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 唐华明 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 接口 信号 输出 方法 装置 | ||
1.一种基于输入/输出I/O接口的信号输出方法,其特征在于,所述I/O接口设于第一芯片中,在所述第一芯片的I/O接口处集成上拉电阻和/或下拉电阻,所述第一芯片设有核心Core电源域,所述第一芯片与第二芯片通信连接,所述第一芯片和所述第二芯片都设置在一个单板上,所述信号输出方法包括:
判断所述Core电源域输出的电压是否低于预设的第一芯片的阈值电压;
若所述Core电源域输出的电压低于所述阈值电压,根据所述第一芯片对第二芯片的控制功能生成第一电平信号,所述第一电平信号用于使所述第二芯片在接收到所述第一电平信号后处于无视状态;
通过所述I/O接口将所述第一电平信号发送给所述第二芯片,以使所述第二芯片进入无视状态,其中,当所述第二芯片进入无视状态时,所述第二芯片忽视所述第一芯片发送的控制信号和数据信号。
2.根据权利要求1所述的方法,其特征在于,所述根据所述第一芯片对第二芯片的控制功能生成第一电平信号,包括:
通过配置在所述I/O接口处的上拉电阻或下拉电阻,生成所述第一电平信号。
3.根据权利要求2所述的方法,其特征在于,所述第一电平信号为第一高电平信号和第一低电平信号的其中一个信号,所述通过配置在所述I/O接口处的上拉电阻或下拉电阻,生成所述第一电平信号,包括:
如果所述I/O接口处配置有上拉电阻,则通过电阻控制电路向所述上拉电阻输出上拉控制PUC信号,以通过所述上拉电阻得到第一高电平信号;
如果所述I/O接口处配置有下拉电阻,则通过电阻控制电路向所述下拉电阻输出下拉控制PDC信号,以通过所述下拉电阻得到第一低电平信号。
4.根据权利要求1所述的方法,其特征在于,所述第一电平信号为第一高电平信号和第一低电平信号的其中一个信号,若所述第一芯片的I/O接口处配置有上拉电阻和下拉电阻,所述根据所述第一芯片对第二芯片的控制功能生成第一电平信号,包括:
通过所述Core电源域生成与所述第一芯片对第二芯片的控制功能相应的高低控制核心HLC-Core信号;
将所述HLC-Core信号进行电平转换,得到高低控制HLC信号;
根据所述HLC信号由总线保持Bus hold电路生成第一电平信号,其中,若所述HLC信号表示高电平,则由所述Bus hold电路输出第一高电平信号,若所述HLC信号表示低电平,则由所述Bus hold电路输出第一低电平信号。
5.根据权利要求1所述的方法,其特征在于,所述第一电平信号为第一高电平信号和第一低电平信号的其中一个信号,若所述第一芯片的I/O接口处配置有上拉电阻和下拉电阻,所述根据所述第一芯片对第二芯片的控制功能生成第一电平信号,包括:
根据所述第一芯片对第二芯片的控制功能,若通过电阻控制电路生成PUC信号,将所述PUC信号输出到所述上拉电阻上,由所述上拉电阻输出第一高电平信号;
根据所述第一芯片对第二芯片的控制功能,若通过电阻控制电路生成PDC信号,将所述PDC信号输出到所述下拉电阻上,由所述下拉电阻输出第一低电平信号。
6.根据权利要求1所述的方法,其特征在于,所述根据所述第一芯片对第二芯片的控制功能生成第一电平信号,包括:
发出保持hold信号;
获取在发出所述hold信号之前所述I/O接口输出的第一信号;
响应于所述hold信号,为所述第二芯片生成与所述第一信号电平保持相反的第二信号,所述第二信号是生成的所述第一电平信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310382053.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:全功能气密测试仪
- 下一篇:北斗GPS授时的石英晶体温度计