[发明专利]一种输出时间保持电路及方法有效
申请号: | 201310317197.7 | 申请日: | 2013-07-25 |
公开(公告)号: | CN104348467B | 公开(公告)日: | 2018-01-19 |
发明(设计)人: | 陈建梅;苏如伟 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京润泽恒知识产权代理有限公司11319 | 代理人: | 赵娟 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 输出 时间 保持 电路 方法 | ||
技术领域
本发明涉及电子电路技术领域,特别是涉及一种输出时间保持电路及一种输出时间保持方法。
背景技术
输出数据保持时间是衡量输出设计的一个重要参数,采用现有技术设计的输出数据电路,电路的延时受工作电压变化的影响较大,并且随着工作电压的变化,电路的工作速度也会有大范围的变动,而工作速度的变动会扩大输出数据保持时间窗口的变化范围,一旦输出数据保持时间窗口的变动范围过大,将造成输出数据采样难度的增加。因此,为了能够方便输出数据的采样,需要将输出数据的保持时间的维持在一个较小的范围内,并且同时不会影响数据输出速度从而变相增加输出数据传输延时。
因此,本领域技术人员迫切需要解决的问题之一在于,提出一种输出时间保持电路,使得工作时钟的延时维持在一个较为稳定的范围内,进而使得输出数据的保持时间也是相对稳定的,方便输出数据被采样,并且不增加输出数据传输延时。
发明内容
本发明所要解决的技术问题是提供一种输出时间保持电路及一种输出时间保持方法,用以使得工作时钟的延时维持在一个较为稳定的范围内,进而使得输出数据的保持时间也是相对稳定的,方便输出数据被采样,并且不增加数据传输延时。
为了解决上述问题,本发明公开了一种输出时间保持电路,包括:
电压比较单元,用于将工作电压与预置的参考电压进行比较,获得至少两个比较结果信号;
使能单元,用于依据所述至少两个比较结果信号产生至少两个使能信号;
时钟驱动单元,用于接收基准时钟;以及,依据所述至少两个使能信号分别采用至少两路不同长度的反相器链,将所述基准时钟调整为至少两路相应大小的工作时钟。
优选地,所述至少两个比较结果信号包括第一比较结果信号、第二比较结果信号、第三比较结果信号,其中,所述第一比较结果信号为将工作电压与预置的最低参考电压进行比较获得;所述第二比较结果信号为将工作电压与预置的中间参考电压进行比较获得;所述第三比较结果信号为将工作电压与预置的最高参考电压进行比较获得。
优选地,所述电压比较单元包括第一电压比较器、第二电压比较器以及第三电压比较器,所述第一电压比较器、第二电压比较器以及第三电压比较器正输入端连接工作电压;所述第一电压比较器的负输入端连接最低参考电压,所述第二电压比较器的负输入端连接中间参考电压,所述第三电压比较器的负输入端连接最高参考电压;所述第一电压比较器依据所述最低参考电压从输出端输出第一比较结果信号;所述第二电压比较器依据所述中间参考电压从输出端输出第二比较结果信号;所述第三电压比较器依据所述最高参考电压从输出端输出第三比较结果信号,所述电压比较单元包括:
当工作电压小于所述最低参考电压时,所述第一比较结果信号为0,第二比较结果信号为0,第三比较结果信号为0;
当工作电压大于所述最低参考电压,小于所述中间参考电压时,所述第一比较结果信号为1,第二比较结果信号为0,第三比较结果信号为0;
当工作电压大于所述中间参考电压,小于所述最高参考电压时,所述第一比较结果信号为1,第二比较结果信号为1,第三比较结果信号为0;
当工作电压大于所述最高参考电压时,所述第一比较结果信号为1,第二比较结果信号为1,第三比较结果信号为1。
优选地,所述至少两个使能信号包括第一使能信号、第二使能信号、第三使能信号、第四使能信号;所述使能单元包括第一反相器、第二反相器、第三反相器、第一与逻辑元件、第二与逻辑元件、第三与逻辑元件以及第四与逻辑元件,第一比较结果信号连接第一反相器的输入端、第二与逻辑元件的第一输入端、第三与逻辑元件的第一输入端及第四与逻辑元件的第一输入端,第二比较结果信号连接第二反相器的输入端、第三与逻辑元件的第二输入端及第四与逻辑元件的第二输入端,第三比较结果信号连接第三反相器的输入端及第四与逻辑元件的第三输入端;所述使能单元包括:
当所述第一比较结果信号为0,第二比较结果信号为0,第三比较结果信号为0时,从所述第一与逻辑元件的输出端输出为1的第一使能信号;
当所述第一比较结果信号为1,第二比较结果信号为0,第三比较结果信号为0时,从所述第二与逻辑元件的输出端输出为1的第二使能信号;
当所述第一比较结果信号为1,第二比较结果信号为1,第三比较结果信号为0时,从所述第三与逻辑元件的输出端输出为1的第三使能信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310317197.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:具有振幅伺服环的高速电平移位器
- 下一篇:一种基于多光谱的复合绝缘子检测方法