[发明专利]一种移位寄存器单元及栅极驱动电路、显示装置有效

专利信息
申请号: 201310288984.3 申请日: 2013-07-10
公开(公告)号: CN103366704A 公开(公告)日: 2013-10-23
发明(设计)人: 郝学光;安星俊;柳奉烈 申请(专利权)人: 京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司
主分类号: G09G3/36 分类号: G09G3/36;G11C19/28
代理公司: 北京同达信恒知识产权代理有限公司 11291 代理人: 黄志华
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 移位寄存器 单元 栅极 驱动 电路 显示装置
【说明书】:

技术领域

发明涉及液晶显示技术领域,尤其涉及一种移位寄存器单元及栅极驱动电路、显示装置。

背景技术

薄膜晶体管液晶显示器(TFT-LCD)驱动器主要包括栅极驱动电路和数据驱动电路,其中,栅极驱动电路将输入的时钟信号通过移位寄存器单元转换后加在液晶显示面板的栅线上,栅极驱动电路可以与TFT形成具有相同工艺并与TFT一起同时形成在LCD面板上。栅极驱动电路包括具有多级的移位寄存器单元,每级均连接到相应的栅极线以输出栅极驱动信号。栅极驱动电路的各级彼此相连,起始信号输入至各级中的第一级并顺序的将栅极驱动信号输出至栅极线,其中当前级的输入端连接到上一级的输出端,并且下一级的输出端连接到当前级的控制端。

在LCD面板设置上述结构的栅极驱动电路,其每一级移位寄存器单元包括如图1所示的结构。然而,由图1所示的移位寄存器单元组成的栅极驱动电路功耗较高,且容易引起噪声,且多级连接后,上下需要两个虚拟的移位寄存器单元才能够正常工作;一般情况下,所述两个虚拟的移位寄存器单元的设计结构及信号输入与电路中其它的移位寄存器单元结构不相同,需要增加信号线为所述虚拟的以为寄存器单元提供信号,因此增加了布线的难度和栅极驱动电路的信号输出,从而增加了栅极驱动电路的功耗。

发明内容

本发明实施例提供了一种移位寄存器单元及栅极驱动电路、显示装置,用以抑制由于交流时钟信号的变化导致的干扰噪声,提高移位寄存器单元的稳定性。

本发明实施例提供的一种移位寄存器单元,所述移位寄存器单元包括输入模块、输出模块、下拉驱动模块、下拉模块和复位模块;

所述输入模块,连接输入信号端,用于响应输入信号,将输入信号提供给上拉节点,所述上拉节点为所述输入模块与所述输出模块的连接点;

所述输出模块,连接第一时钟信号端,用于响应所述上拉节点的电压信号,将第一时钟信号提供给输出端子;

所述下拉驱动模块,连接第一时钟信号端和第二时钟信号端,用于响应第一时钟信号和第二时钟信号,将所述第二时钟信号提供给下拉节点,以及响应于上拉节点的电压信号,将低电压信号提供给下拉节点,所述下拉节点为所述下拉驱动模块与所述上拉驱动模块的连接点;

所述下拉模块,用于响应下拉节点的电压信号,将低电压信号提供给上拉节点和输出端子;

所述复位模块,连接第二时钟信号端,用于响应第二时钟信号,将低电压信号提供给输出端子。

本发明实施例提供了一种栅极驱动电路,所述栅极驱动电路包括级联的各级移位寄存器单元,其中,第一级移位寄存器单元的输入信号端连接起始信号端,除第一级移位寄存器单元外,其余各级移位寄存器单元的输入信号端连接上一级移位寄存器单元的输出端子;

所有级联的移位寄存器单元均为上述的移位寄存器单元。

本发明实施例还提供了一种显示装置,包括上述栅极驱动电路。

本发明实施例提供的一种移位寄存器单元和栅极驱动电路,所述移位寄存器单元包括:用于响应输入信号,将输入信号提供给上拉节点的输入模块;用于响应下拉节点的电压信号,将低电压信号提供给上拉节点和输出端子的下拉模块;用于响应第一时钟信号和第二时钟信号,将第二时钟信号提供给下拉节点,以及响应于上拉节点的电压信号,将低电压信号提供给下拉节点的下拉驱动模块;用于响应上拉节点的电压信号,将第一时钟信号提供给输出端子的输出模块;以及用于响应第二时钟信号,将低电压信号提供给输出端子的复位模块。该移位寄存器单元中,在下一帧打开前通过下拉单元或复位单元对上拉节点和输出端子进行持续放电,有效避免了上拉节点处和输出端子处噪声的产生;同时,所述第一时钟信号和第二时钟信号中的每一个高电平信号都能够拉升下拉节点的电位,大大降低了整个电路的功耗;此外,由移位寄存器单元组成的栅极驱动电路中,不需要设置虚拟的移位寄存器单元,有效地减小了布线空间,并进一步降低了整个电路的功耗。

附图说明

图1为现有技术中移位寄存器单元结构示意图;

图2为本发明实施例一提供的一种移位寄存器单元的结构示意图;

图3为本发明实施例二提供的另一种移位寄存器单元的结构示意图;

图4为本发明实施例三提供的一种栅极驱动电路的结构示意图;

图5为本发明实施例四提供的一种移位寄存器单元的各信号端的时序信号图。

具体实施方式

本发明实施例提供了一种移位寄存器单元及栅极驱动电路、显示装置,用以抑制由于交流时钟信号的变化导致的干扰噪声,提高移位寄存器单元的稳定性。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司,未经京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310288984.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top