[发明专利]一种移位寄存器单元、栅极驱动电路及显示装置有效
申请号: | 201310257752.1 | 申请日: | 2013-06-26 |
公开(公告)号: | CN103345911A | 公开(公告)日: | 2013-10-09 |
发明(设计)人: | 谭文;祁小敬 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 移位寄存器 单元 栅极 驱动 电路 显示装置 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元、栅极驱动电路及显示装置。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor-Liquid Crystal Display,TFT-LCD)是由水平和垂直两个方向的栅线和数据线交叉定义的像素矩阵构成的,当TFT-LCD进行显示时,通过栅线上的栅极(Gate)驱动依次从上到下对每一像素行输入一定宽度的方波进行选通,再通过数据线上的源极(Source)驱动将每一行像素所需的信号依次从上往下输出,当分辨率较高时,显示器的栅极驱动和源极驱动的输出均较多,驱动电路的长度也将增大,这将不利于模组驱动电路的绑定(Bonding)工艺。
为了解决上述问题,现有显示器的制造常采用GOA(Gate Driver on Array,阵列基板行驱动)电路的设计,将TFT(Thin Film Transistor,薄膜场效应晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省掉栅极驱动电路的Bonding区域以及外围布线空间,从而实现显示面板的两边对称和窄边框的美观设计。
现有的GOA电路设计中,如图1所示,为典型的GOA电路的移位寄存器单元结构,可以看到,移位寄存器单元通常包括一个锁存器10、一个与非门11和一个反相器12。其中,锁存器10主要包括两个相对设置的三态门101和三态门102,以及一个与三态门102并联的反相器103组成,在该电路结构中会使用到较多的TFT。当采用这样一种结构的移位寄存器单元通过级联构成栅极驱动电路时,该栅极驱动电路的结构可以如图2所示,由于每个移位寄存器单元中均具有较多的TFT,使得GOA电路的结构变得复杂并且占据大量的版图空间,从而不利于显示装置的窄边框设计。
发明内容
本发明的实施例提供一种移位寄存器单元、栅极驱动电路及显示装置,用于简化栅极驱动电路,从而减小了显示装置边框的尺寸。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例的一方面,提供一种移位寄存器单元,包括:锁存模块,以及与所述锁存模块相连接的至少两级输出控制模块;
所述锁存模块的输入端分别连接开启信号和时钟信号,所述锁存模块的输出端与至少两级所述输出控制模块的输入端相连接,用于根据输入的时钟信号将开启信号进行锁存;
所述输出控制模块的输入端连接时钟信号,所述输出控制模块根据所述时钟信号输出栅极行驱动信号;
所述时钟信号按照时序依次输入所述锁存模块以及各级所述输出控制模块。
所述锁存模块包括:第一三态门、第二三态门以及第一反相器;
所述第一三态门的输入端连接所述开启信号,所述第一三态门的控制端连接时钟信号,所述第一三态门的输出端与所述第二三态门的输出端相连接;
所述第二三态门的输入端连接至少两级所述输出控制模块的输入端,所述第二三态门的控制端连接所述时钟信号;
所述第一反相器的输入端与所述第二三态门的输出端相连接;所述第一反相器的输出端与所述第二三态门的输入端相连接。
所述输出控制模块包括:与非门和第二反相器;
所述与非门的输入端分别连接所述第二三态门的输入端以及时钟信号,所述与非门的输出端连接所述第二反相器的输入端;
所述第二反相器的输出端输出栅极行驱动信号。
所述输出控制模块包括:传输门和缓冲器;
所述传输门的输入端连接时钟信号,所述传输门的第一控制端连接所述第二三态门的输出端,所述传输门的第二控制端连接所述第二三态门的输入端,所述传输门的输出端连接所述缓冲器的输入端;
所述缓冲器的输出端输出栅极行驱动信号。
所述缓冲器包括:缓冲晶体管和放大器;
所述缓冲晶体管的栅极连接所述第二三态门的输入端,所述缓冲晶体管的第一级连接所述传输门的输出端,所述缓冲晶体管的第二级接地;
所述放大器的输入端连接所述传输门的输出端,所述放大器的输出信号端输出栅极行驱动信号。
本发明实施例的另一方面,提供一种栅极驱动电路,包括多级如上所述的移位寄存器单元;
除第一级移位寄存器单元外,其余每个移位寄存器单元连接与其相邻的上一级移位寄存器单元的输出端;
除最后一级移位寄存器单元外,其余每个移位寄存器单元的输出端与其相邻的下一级移位寄存器单元相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310257752.1/2.html,转载请声明来源钻瓜专利网。