[发明专利]检测数据位深度的方法和用该方法的显示设备的接口设备有效

专利信息
申请号: 201310239716.2 申请日: 2013-06-17
公开(公告)号: CN103854617A 公开(公告)日: 2014-06-11
发明(设计)人: 郑良锡;李镕德 申请(专利权)人: 乐金显示有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 吕俊刚;刘久亮
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 检测 数据 深度 方法 显示 设备 接口
【说明书】:

技术领域

发明的实施方式涉及检测数据位深度的方法和使用该方法的显示设备的接口设备。

背景技术

在多数的液晶显示器中,低压差分信令(LVDS)接口已经用作数据发送的接口。然而,LVDS接口不能适当应对为了液晶显示器的高分辨率、颜色深度扩展、响应时间改善而采取的双速驱动或四速驱动导致的数据量的增加。当LVDS接口适于10位颜色深度的120Hz全HD(1920×1080)面板时,需要24对线、即48条线。LVDS接口用于发送时钟信号以及数据。因而,随着要发送的数据量增加,LVDS接口的时钟信号的频率增加。因此,必须控制电磁干扰(EMI)。

根据LVDS接口的标准,LVDS接口必须发送相对于地变化大约1.2V的电压的信号。因为大规模集成电路(LSI)的精细工艺的成就,在LVDS接口中需要的信号电压的标准对大规模集成电路的设计造成很大的限制。在这种情况下,提出了诸如数字视频接口(DVI)、高分辨率多媒体接口(HDMI)、DisplayPort的接口并投入实际应用。

DVI和HDMI各具有偏斜(skew)调整功能,并且高带宽数字内容保护(HDCP)技术作为内容保护功能被嵌入在HDMI中。因此,DVI和HDMI在设备之间的图像信号的发送中具有很大的优势。然而,在DVI和HDMI中需要授权成本和高功耗,并且DVI和HDMI具有针对设备之间的图像信号的发送的过多功能。

DisplayPort被标准化为能够取代视频电子标准协会(VESA)的LVDS接口的规范。因为考虑到以与HDMI相同的方式在设备之间的信号发送,HDCP被嵌入在DisplayPort中,所以DisplayPort具有过多的功能并具有功耗增加方面的问题。此外,当DisplayPort以低频执行信号发送时,由于DisplayPort的发送速度是固定的,因此在DisplayPort中会产生损耗。因而,DisplayPort的接收端子必须再现时钟信号。

THine电子公司(THine Electronics Inc.)开发了V-by-One接口。由于均衡器功能的引入,并且还按照最高速度实现每一对的3.75Gbps,V-by-One接口比现有的LVDS接口具有更优良的信号发送质量。此外,由于采用了时钟数据恢复(CDR),V-by-One接口解决了在LVDS接口的时钟发送中产生的偏斜调整的问题。因为V-by-One接口不具有在现有LVDS接口中必然需要的时钟发送功能,所以由时钟发送导致的EMI噪声会降低。因为V-by-One接口能够有效应对数据量的增加和较高的速度驱动,所以V-by-One接口作为现有LVDS接口的替代技术而正在引起注意。

当前应用于液晶显示器的V-by-One接口可以传输8位数据或10位数据。V-by-One接口的发送端子和接收端子中的每一个设置有单独的外部选择端子,以使得能够从V-by-One接口的接收端子识别数据位深度。即,通过连接到V-by-One接口的发送端子和接收端子的外部选择端子的线发送数据位深度的信息。在该示例中,因为V-by-One接口的发送端子和接收端子增加了选择引脚,所以增加了用于连接发送端子和接收端子的缆线和连接器线的数量。此外,当在使用单独的外部选择端子而发送数据位深度信息的方法中数据位深度改变时,必须再次设置选择引脚。

发明内容

本发明的实施方式提供一种检测数据位深度的方法和使用该方法的显示设备的接口设备,其在没有单独的选择引脚的情况下能够自动确定数据位深度。

一方面,提供一种检测数据位深度的方法,该方法包括:确认接口发送端子和接口接收端子之间的物理连接,然后从接口发送端子向接口接收端子发送时钟数据恢复(CDR)训练模式信号;使用CDR训练模式信号从接口接收端子的CDR电路输出时钟;从接口发送端子接收CDR训练模式信号之后的对准训练模式信号并向接口接收端子发送对准训练模式信号;以及在接口接收端子中对包括在对准训练模式信号中的像素数据或时钟的位进行计数,并基于计数结果确定输入数据的数据位深度。

另一方面,提供一种显示设备,其包括嵌入在主机系统中的接口发送端子和嵌入在定时控制器中的接口接收端子。

接口发送端子确认接口发送端子和接口接收端子之间的物理连接,然后顺序地向接口接收端子发送时钟数据恢复(CDR)训练模式信号、对准训练模式信号和显示数据。

接口接收端子使用被输入了CDR训练模式信号的内置CDR电路来生成时钟,并对包括在对准训练模式信号中的像素数据或时钟的位进行计数,以基于计数结果来确定输入数据的数据位深度。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于乐金显示有限公司,未经乐金显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310239716.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top