[发明专利]一种基于三通方式的Endat信号采集卡有效
申请号: | 201310193348.2 | 申请日: | 2013-05-22 |
公开(公告)号: | CN103324116A | 公开(公告)日: | 2013-09-25 |
发明(设计)人: | 陶涛;范胜乾;梅雪松;赵飞;姜歌东 | 申请(专利权)人: | 西安交通大学 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 汪人和 |
地址: | 710049 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 三通 方式 endat 信号 采集 | ||
1.一种基于三通方式的Endat信号采集卡,其特征在于:该采集卡包括差分信号处理单元、可编程逻辑器件、单片机、扩展接口电路、数据缓存单元、通信接口电路以及电源转换稳压电路;所述差分信号处理单元包括差分信号转单端信号电路以及与差分信号转单端信号电路相连的信号滤波处理电路;可编程逻辑器件分别与信号滤波处理电路、数据缓存单元、扩展接口电路以及单片机相连;通信接口电路的一端与单片机相连,另一端设置有用于连接计算机的USB接口;电源转换稳压电路分别与差分信号处理单元、可编程逻辑器件、单片机、扩展接口电路、数据缓存单元以及通信接口电路相连。
2.如权利要求1所述一种基于三通方式的Endat信号采集卡,其特征在于:所述可编程逻辑器件内部配置生成内部解码模块、内部采样时钟产生模块和单片机通信接口三个模块;内部解码模块按照时序对Endat信号进行解码,并将解码后的数据存储到数据缓存单元;内部采样时钟产生模块根据计算机设置的采样频率,通过对可编程逻辑器件的工作时钟进行分频得到所需内部采样时钟,在采样时钟上升沿,将数据缓存单元中的最新数据读出后送到单片机通信接口,然后给单片机发出中断,等待单片机将数据读取到计算机中。
3.如权利要求2所述一种基于三通方式的Endat信号采集卡,其特征在于:在解码阶段中,内部解码模块首先配置用于接收模式指令的长度为6Bit的移位寄存器,然后根据接收到的模式指令判断Endat版本;然后进行接收初始化,配置长度为56Bit的寄存器,前48Bit存储Endat位置值,后8Bit存储CRC校验值,在解码阶段,移位接收数据,CRC校验正确后存储到数据缓存单元中。
4.如权利要求1所述一种基于三通方式的Endat信号采集卡,其特征在于:所述扩展接口电路与可编程逻辑器件相互通信,将可编程逻辑器件内部产生的采样时钟引出,同时扩展接口电路也提供外部时钟输入端口。
5.如权利要求1所述一种基于三通方式的Endat信号采集卡,其特征在于:所述单片机采用的是C8051F340单片机,计算机通过通信接口电路将参数写入到单片机中,单片机根据写入参数类型完成系统的启停、传输数据以及参数设置工作;在传输数据阶段,数据通过通信接口电路中的USB接口发送到计算机中,一个USB通信周期由计算机发送控制信息、单片机发送数据以及计算机接收数据三个阶段完成。
6.如权利要求1所述一种基于三通方式的Endat信号采集卡,其特征在于:所述差分信号转单端信号电路包括AM26LS32芯片,差分信号处理单元利用AM26LS32芯片将通过三通信号的引出端引入采集卡的Endat信号由差分信号转换成单端信号,然后利用信号滤波处理电路依次对单端信号进行RC低通滤波处理以及波形整理,使单端信号转换成LVTTL格式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310193348.2/1.html,转载请声明来源钻瓜专利网。