[发明专利]一种核心电路模块端口的安全布局新方法无效
申请号: | 201310154089.2 | 申请日: | 2013-04-16 |
公开(公告)号: | CN103337485A | 公开(公告)日: | 2013-10-02 |
发明(设计)人: | 刘圣平 | 申请(专利权)人: | 刘圣平 |
主分类号: | H01L23/48 | 分类号: | H01L23/48 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 435400 湖北省武穴*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 核心 电路 模块 端口 安全 布局 新方法 | ||
1.一种核心电路模块端口的安全布局新方法,其特征在于第1种端口安全布局方法:将核心电路模块(IC)的信号输入端口(Vi)与越限锁控输出端口(Vc)与基限置位输入端口(Vz)与电源负极输入端口(V-)与托底保护输入端口(Vd)与第①单元护底限控输出端口(Vo2)与第①单元护底限控输出端口(Vo1)与电源正极输入端口(V+)再与信号输入端口(Vi)相邻相对顺序排列在方形、或圆形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上1至8号引脚(接口/端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式。
2.一种核心电路模块端口的安全布局新方法,其特征在于第2种端口安全布局方法:将核心电路模块(IC)的信号输入端口(Vi)与越限锁控输出端口(Vc)与托底保护输入端口(Vd)与电源负极输入端口(V-)与基限置位输入端口(Vz)与第②单元护底限控输出端口(Vo2)与第①单元护底限控输出端口(Vo1)与电源正极输入端口(V+)再与信号输入端口(Vi)相邻相对顺序排列在方形、或圆形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上1至8号引脚(接口/端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式。
3.一种核心电路模块端口的安全布局新方法,其特征在于第3种端口安全布局方法:将核心电路模块(IC)的信号输入端口(Vi)与电源正极输入端口(V+)与第②单元失底监控输出端口(Ve2)与第②单元护底限控输出端口(Vo2)与基限置位输入端口(Vz)与电源负极输入端口(V-)与第①单元失底监控输出端口(Ve1)与第①单元护底限控输出端口(Vo1)再与信号输入端口(Vi)相邻相对顺序排列在方形、或圆形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上1至8号引脚(接口/端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式。
4.一种核心电路模块端口的安全布局新方法,其特征在于第4种端口安全布局方法:将核心电路模块(IC)的信号输入端口(Vi)与第①单元失底监控输出端口(Ve1)与第②单元失底监控输出端口(Ve2)与电源负极输入端口(V-)与基限置位输入端口(Vz)与第②单元护底限控输出端口(Vo2)与第①单元护底限控输出端口(Vo1)与电源正极输入端口(V+)再与信号输入端口(Vi)相邻相对顺序排列在方形、或圆形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上1至8号引脚(接口/端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘圣平,未经刘圣平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310154089.2/1.html,转载请声明来源钻瓜专利网。