[发明专利]一种实现动态链路可用性转化的双步初始化芯片配置方法无效
| 申请号: | 201310142656.2 | 申请日: | 2013-04-23 |
| 公开(公告)号: | CN103257950A | 公开(公告)日: | 2013-08-21 |
| 发明(设计)人: | 王恩东;胡雷钧;李仁刚 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
| 主分类号: | G06F15/163 | 分类号: | G06F15/163;G06F15/177 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 250014 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 实现 动态 可用性 转化 初始化 芯片 配置 方法 | ||
1.一种实现动态链路可用性转化的双步初始化芯片配置方法,其特征在于,包括如下步骤:
A、初始化处理器直接互连链路;
B、分别初始化处理器与FPGA链路;
C、进行链路初始化控制逻辑设计;
D、断开初始化完成的链路。
2.如权利要求1所述的实现动态链路可用性转化的双步初始化芯片配置方法,其特征在于:在步骤A中,通过系统配置接口,采用处理器直连链路实现双路服务器互连链路的初始化,实现系统互连。
3. 如权利要求2所述的实现动态链路可用性转化的双步初始化芯片配置方法,其特征在于:在步骤B中,在处理器直连链路初始化完成的基础上,通过系统配置接口分别实现多路处理器与FPGA芯片逻辑的物理链路初始化;其中,FPGA芯片实现两个接口逻辑设计,保证两个处理器的互连通信。
4.如权利要求3所述的实现动态链路可用性转化的双步初始化芯片配置方法,其特征在于:在步骤C中,在多路处理器分别与FPGA芯片完成物理链路初始化的基础上,链路初始化控制逻辑实现多路处理器通过FPGA芯片的互连通信,实现FPGA内部两个接口逻辑的内部互连,以此实现FPGA芯片实现的传输链路对多路处理器系统的透明传输。
5.如权利要求4所述的实现动态链路可用性转化的双步初始化芯片配置方法,其特征在于:在步骤D中,在FPGA芯片实现的多路处理器互连链路初始化完成的基础上,通过系统配置接口配置处理器直连链路的断开操作,以此实现多路处理器系统仅通过FPGA芯片实现的物理链路的互连通信,实现物理链路的动态转化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310142656.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:SCR计量喷射系统
- 下一篇:一种光分路器防震封装盒





