[发明专利]多个信号转换器的同步有效
申请号: | 201310142223.7 | 申请日: | 2013-04-23 |
公开(公告)号: | CN103560794B | 公开(公告)日: | 2018-02-23 |
发明(设计)人: | L·盖津;P·明西尼斯库 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所11038 | 代理人: | 金晓 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 转换器 同步 | ||
1.一种主控制器,用于同步多个从集成电路的多个定时计数器,每个从集成电路包括集成电路数据接口,集成电路数据接口包括多个引脚,所述主控制器包括:
主定时计数器;
寄存器,用于存储主定时计数值;
数据接口,用于经由集成电路数据接口引脚与所述多个从集成电路进行通信;以及
处理器,用于,
使所述主控制器向所述从集成电路发送命令;
在所述寄存器中存储所述主定时计数器值;
基于接收到的从集成电路定时计数器值,通过比较所述主定时计数器值和所接收的定时计数器值,确定每个从集成电路是同步的还是不同步的;以及
针对每个不同步的从集成电路,基于该从集成电路的定时计数器值计算偏移校正值并且将所述偏移校正值传输至该从集成电路。
2.根据权利要求1所述的主控制器,进一步包括以下的至少一个:
所述处理器用于向所述多个从集成电路传输初始同步命令;
所述数据接口是串行外围接口;
响应于来自单个从集成电路的中断信号,所述处理器用于从所有从集成电路收集数据。
3.一种与主控制器一起使用的从集成电路,包括:
定时计数器;
集成电路数据接口,集成电路数据接口包括多个引脚,集成电路数据接口引脚用于与主控制器进行通信;以及
寄存器,用于存储定时计数器值;
其中所述从集成电路用于:
响应于来自主控制器的命令将来自所述定时计数器的当前定时计数器值存储到所述寄存器;
将所述定时计数器值发送到所述主控制器;
从所述主控制器接收校正偏移值;
在下一个工作周期中,基于所述校正偏移值操作所述定时计数器;以及
在基于所述校正偏移值操作所述定时计数器以与所述主控制器同步之后,返回基于命令值操作所述定时计数器。
4.根据权利要求3所述的从集成电路,进一步包括:
信号转换部分,用于以第一电源电压进行操作;
控制部分,用于以第二电源电压进行操作;以及
隔离阻挡,用于分离所述信号转换部分和所述控制部分;
其中所述控制部分包括:
数据接口,用于与所述主控制器进行双向通信,以及
其中除非从所述主控制器接收到校正偏移值,否则所述定时计数器基于共同值进行操作,然后针对下一个周期,所述定时计数器基于所述校正偏移值进行操作,然后返回至基于所述共同值进行操作。
5.根据权利要求4所述的从集成电路,进一步包括以下的至少一个:
其中所述信号转换部分包括模数转换器;
所述定时计数器用于响应于来自所述控制器的命令开始其操作;
其中所述数据接口是串行外围接口。
6.根据权利要求4或5所述的从集成电路,进一步包括响应于来自所述主控制器的命令存储当前定时计数器值的寄存器。
7.一种电子系统,包括:
如权利要求1或2所述的主控制器;以及
多个如权利要求3-6中任意一项所述的从集成电路。
8.根据权利要求7所述的电子系统,进一步包括以下的至少一个:
晶体时钟,用于向所述多个从集成电路提供共同时钟信号;
其中每个从集成电路包括信号转换器。
9.根据权利要求7或8所述的电子系统,基于从所述多个从集成电路接收到的值,所述主控制器用于,
确定所述多个从集成电路中的每一个是否不同步,
针对所有不同步的转换器,计算唯一校正值,以及
向所述不同步的转换器传输所述唯一校正值。
10.根据权利要求7或8所述的电子系统,基于来自多个从集成电路中的一个的中断信号,所述主控制器用于从所有的多个从集成电路收集数据。
11.根据权利要求9所述的电子系统,基于来自多个从集成电路中的一个的中断信号,所述主控制器用于从所有的多个从集成电路收集数据。
12.根据权利要求9所述的电子系统,其中所述系统是多相测量系统并且每个从集成电路是模数转换器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310142223.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:浮栅晶体管的制造方法
- 下一篇:一种产生相位相干信号的方法与装置