[发明专利]一种基于FPGA和ARM的嵌入式高性能异构计算平台无效
申请号: | 201310106490.9 | 申请日: | 2013-03-29 |
公开(公告)号: | CN103226541A | 公开(公告)日: | 2013-07-31 |
发明(设计)人: | 柴志雷 | 申请(专利权)人: | 江苏复芯物联网科技有限公司 |
主分类号: | G06F15/76 | 分类号: | G06F15/76 |
代理公司: | 无锡盛阳专利商标事务所(普通合伙) 32227 | 代理人: | 顾吉云 |
地址: | 214072 江苏省无锡市滨*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga arm 嵌入式 性能 计算 平台 | ||
1.一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,其包括信息输入系统,所述信息输入系统连接ARM模块和FPGA模块后再连接信息输出系统。
2.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述ARM模块分别通过PCI Express X1 总线接口、GPMC与所述FPGA进行数据传输、通信,所述FPGA模块通过SPI方式对所述ARM模块进行输入配置。
3.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述FPGA模块外部I/O端口采用FMC标准插槽,所述FMC标准插槽使用两片160引脚的LPC,每个所述LPC设置有34对差分信号。
4.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述FPGA连接两片容量为1Gb的DDR3作为内存,所述DDR3内存采用13根地址线作为地址输入,16根数据线作为数据输出,9位控制信号。
5.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述FPGA模块内嵌DP83865DVH作为物理层收发器,采用GMII作为以太网接口,所述GMII采用8位数据接口,工作时钟为125MHz,外设RJ45网卡接口。
6.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述FPGA模块采用超高速瞬态响应负载点电源模块PTH08T230W;所述FPGA模块还包括LED显示模块、通用I/O口插座、Debug/JATG调试接口、系统时钟接口和4个通用数据传输平台。
7.根据权利要求1所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述ARM模块为TMS320DM365数字媒体处理器,所述FPGA模块的主芯片为Spartan-6 XC6SLX150T的FPGA芯片。
8.根据权利要求7所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述TMS320DM365数字媒体处理器包括ISIF、数字LCD控制器、SD闪存、EMAC、SPI、UART接口、DDR2内存、Flash。
9.根据权利要求8所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述Spartan-6 XC6SLX150T的FPGA芯片与所述TMS320DM365数字媒体处理器之间引脚连接插座选用25×2的插座,所述Spartan-6 XC6SLX150T的FPGA芯片、所述TMS320DM365数字媒体处理器与其他接口的引脚连接插座也选用25×2的插座。
10.根据权利要求8所述的一种基于FPGA和ARM的嵌入式高性能异构计算平台,其特征在于,所述信息输入系统包括VPSS、所述TMS320DM365数字媒体处理器的所述SD闪存,所述信息输出系统包括VPIF、连接所述Spartan-6 XC6SLX150T的FPGA芯片的所述RJ45网卡接口、所述TMS320DM365数字媒体处理器的所述UART接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏复芯物联网科技有限公司,未经江苏复芯物联网科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310106490.9/1.html,转载请声明来源钻瓜专利网。