[发明专利]一种像素结构及其驱动方法、显示装置无效
| 申请号: | 201310102561.8 | 申请日: | 2013-03-27 |
| 公开(公告)号: | CN103207489A | 公开(公告)日: | 2013-07-17 |
| 发明(设计)人: | 许益祯;孙志华;吴行吉;汪建明;刘宝玉;张亮 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
| 主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;G02F1/133;G09G3/36 |
| 代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 柴亮;张天舒 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 像素 结构 及其 驱动 方法 显示装置 | ||
技术领域
本发明属于液晶显示技术领域,具体涉及一种像素结构及其
驱动方法、显示装置。
背景技术
在平板显示技术中,薄膜晶体管液晶显示器(TFT-LCD)具有低功耗、制造成本相对较低和无辐射的特点,因此其在平板显示器市场占据主导地位。TFT-LCD设有多个子像素组成的像素结构,常规的像素结构上设有交叉排列的栅线和数据线,栅线和数据线的每个交叉处设有一个子像素(通常红、绿、蓝三个子像素构成一个可见的像素单元),每个子像素均通过薄膜晶体管与临近的栅线和数据线相连。为了减少数据线的数量,简化驱动过程,也有数据线减半的像素结构,如图1所示,一种数据线S减半的像素结构中,数据线S数量减半,栅线G数量加倍,即一根数据线S分别与其两侧的两列子像素A1-2相连,且与同一根数据线S相连的同一行的两个子像素A1-2分别连接两根栅线G,其中,构成一个像素单元的各子像素排成一行。当驱动第一行栅线G1时,设于各数据线S左侧的子像素A1-2依次选通(即R11、B11、G12、R13、B13、G14····R1n-1、B1n-1、G1n),当驱动第二行栅线G2时,设于第一行的数据线S右侧的子像素A1-2依次选通(即G11、R12、B12、G13、R14、B14····G1n-1、R1n、B1n),这样逐行依次扫描,因此,同一像素单元中的三个子像素实际是被两根数据线分别驱动的。如图2所示,该像素结构的源极驱动的时序图,驱动两行栅线G为一个周期。
采用上述数据线S减半结构的像素结构,由于在像素结构的驱动设计中必须考虑到如图3所示的正置、倒置两个驱动传输方向,所以必须要求在像素结构中要设有12的倍数个子像素A1-2,否则最终的数据线数目会是单数,由于时序控制器(Tcon)算法,这这导致在倒置传送时将会出现空集合(即没有用的资料)。上述像素结构设计局限,而且时序复杂。
发明内容
本发明所要解决的技术问题包括,针对现有的减半的数据线结构的像素结构设计的局限性和时序复杂的问题,提供一种结构容易实现、时序简单的像素结构及其驱动方法、显示装置。
解决本发明技术问题所采用的技术方案是一种像素结构,包括排列成阵列状的多个子像素,每个子像素由一个薄膜晶体管驱动;设于同一行的子像素由位于其上下的两条栅线驱动;一条数据线对位于其两侧的两列子像素进行驱动;由一条数据线驱动的位于两相邻行中的多个子像素构成一个像素单元。
本发明的像素结构中包括四个子像素,故其在光学角度考虑,光感效果更好,而且四个像素构成一个像素单元的排列方式布线少。
优选的是,所述像素结构采用双栅方式,所述像素单元包括位于同一数据线两侧的四个子像素,所述四个子像素的排布方式是每行和每列各两个子像素,每个子像素由一条栅线进行驱动,同一行的子像素由位于其两侧的两条栅线进行交叉驱动。
优选的是,所述每个像素单元由红色子像素、绿色子像素、蓝色子像素、黄色子像素构成。
优选的是,所述每个像素单元由红色子像素、绿色子像素、蓝色子像素、白色子像素构成。
解决本发明技术问题所采用的技术方案是上述像素结构的驱动方法,包括如下步骤:
选通与一像素单元对应的第一条栅线,通过数据线驱动与第一条栅线相连的子像素;
选通与该像素单元对应的第二条栅线,通过数据线驱动与第二条栅线相连的子像素;
选通与该像素单元对应的第三条栅线,通过数据线驱动与第三条栅线相连的子像素;
选通与该像素单元对应的第四条栅线,通过数据线驱动与第四条栅线相连的子像素。
本发明根据上述像素结构提供了一种新的驱动方法,时序简单,容易实现。
本发明的技术方案还提供了一种显示装置,其包括上述像素结构。
由于该显示装置包括上述像素结构,每个像素单元由四个子像素组成,故其画面感更好。
附图说明
图1为现有的数据线减半的像素结构的结构图;
图2为现有的数据线减半的像素结构的像素单元的时序图;
图3为像素结构设计的正置倒置方向示意图;
图4为本发明的实施例1的数据线减半的像素结构的结构图;以及
图5为本发明的实施例2的数据线减半的像素结构的像素单元的时序图。
其中附图标记为:G1-Gn、栅线;S1-Sn、数据线;A、像素单元;A1-1、薄膜晶体管;A1-2子像素。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310102561.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于安装马达泵的间隙罐的方法
- 下一篇:集成光伏源电路合并器和保护子系统





