[发明专利]栅极驱动电路、显示面板及显示装置有效

专利信息
申请号: 201310102231.9 申请日: 2013-03-27
公开(公告)号: CN103177703A 公开(公告)日: 2013-06-26
发明(设计)人: 许益祯;孙志华;吴行吉;汪建明;张亮 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20
代理公司: 北京银龙知识产权代理有限公司 11243 代理人: 许静;黄灿
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 栅极 驱动 电路 显示 面板 显示装置
【说明书】:

技术领域

发明涉及显示面板的驱动,特别是一种栅极驱动电路、显示面板及显示装置。

背景技术

显示装置是目前被广泛使用的一种平面显示器,与其他显示方式相比,其具有低功耗、重量轻、无辐射等优点。

显示装置一般包括阵列基板、彩膜基板以及填充在阵列基板和彩膜基板之间的液晶层。阵列基板上的显示区域包含多个子像素区域,每个子像素区域一般为两条栅线(扫描线)与两条数据线交叉包围形成。

子像素区域内部设置有充当开关器件的薄膜晶体管和像素电极。通过控制施加在彩膜基板上的公共电极和/或像素电极上的电压,来控制施加于彩膜基板和阵列基板之间的电场强度,进而控制液晶分子的偏转方向。

随着显示面板尺寸的增加和分辨率的提高。栅线和数据线上的RC延迟(其中电阻R是指栅线和数据线的电阻,而电容C包括栅线和数据线与像素电极之间的电容)也随之增大。而这种RC延迟会对信号传输造成影响。

如图1所示,假定左边为靠近栅极驱动电路的一端,Von为TFT导通对应的电压,从图1可以发现,在接近栅极驱动电路的一端,栅极驱动信号基本不失真,而到远离栅极驱动电路的一端,栅极驱动信号的失真非常严重,而这种失真就会导致位于同一行的TFT的导通时间不同,进而导致像素电极充电时间不一致,给显示带来不利影响。

现有技术中一般都是通过改进栅线的材料、形状、尺寸等方式来减弱RC延迟带来的不利影响,如采用低电阻率的材料,加大栅线的宽度和厚度来降低电阻、减少栅线和其他导电层的交叠面积等,但这些方式无疑都会到显示面板的制作工艺产生影响,增加工艺的复杂度和成本。

发明内容

本发明实施例的目的在于提供一种栅极驱动电路及显示装置,从信号源的角度来减弱RC延迟带来的不利影响。

为了实现上述目的,本发明实施例提供了一种栅极驱动电路,用于一显示面板,所述栅极驱动电路包括:

信号生成电路,用于生成驱动位于所述显示面板内的栅线的栅线驱动信号;

至少一个所述驱动信号为具有削角波形的信号。

上述的栅极驱动电路,其中,所述显示面板上设置有被数据驱动电路驱动的数据线,所述信号生成电路包括:

第一信号生成子电路,用于生成驱动位于所述显示面板的第一区域内的栅线的第一驱动信号;

第二信号生成子电路,用于生成驱动位于所述显示面板的第二区域内的栅线的第二驱动信号;

所述第一区域到所述数据驱动电路的距离大于所述第二区域到所述数据驱动电路的距离;

所述第一驱动信号的削角波形的数目为m,所述第二驱动信号的削角波形的数目为n,其中m和n为自然数,且m>n。

上述的栅极驱动电路,其中,所述显示面板上设置有被数据驱动电路驱动的数据线,所述显示面板在数据线的延伸方向上被分割为M个显示子区域,M为大于或等于2的整数,所述信号生成电路包括:

与M个显示子区域一一对应设置的M个信号生成子电路;

每个信号生成子电路生成的驱动信号均为具有削角波形的信号,到所述数据驱动电路的距离越远的显示子区域对应的信号生成子电路生成的驱动信号的削角波形的数目越多。

上述的栅极驱动电路,其中,所述削角波形位于所述驱动信号的下降沿。

上述的栅极驱动电路,其中,所述削角波形朝向上升沿方向凹陷。

上述的栅极驱动电路,其中,所述驱动信号维持在第一电压的时间大于或者等于预定栅线打开时间,所述第一电压为能够维持所述显示面板中的薄膜场效应晶体管导通的电压。

为了实现上述目的,本发明实施例还提供了一种显示面板,所述显示面板上设置有多条栅线,所述显示面板上设置有上述的用于驱动所述栅线的栅极驱动电路。

为了实现上述目的,本发明实施例还提供了一种显示装置,包括上述的显示面板。

本发明实施例具有如下有益效果中的至少一个:

本发明实施例中,在栅极驱动电路一端进行改进,使得栅极驱动电路生成的栅线驱动信号不再是方波信号,而是带有削角波形的信号,这种信号能够减少由于RC延迟带来的信号失真,因此能够减弱RC延迟带来的不利影响。

本发明实施例中,通过信号源提供对RC延迟效应相对不敏感的信号,来降低RC延迟带来的不利影响,对面板的制作工艺没有任何的影响,不会增加工艺的复杂度,也不会增加工艺改造带来的成本。

附图说明

图1表示栅线上信号延迟的示意图;

图2a-2h为本发明实施例中带有削角波形的信号的示意图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310102231.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top