[发明专利]多芯片系统级封装结构的制作方法有效

专利信息
申请号: 201310067499.3 申请日: 2013-03-04
公开(公告)号: CN103165479A 公开(公告)日: 2013-06-19
发明(设计)人: 于大全;刘海燕 申请(专利权)人: 江苏物联网研究发展中心
主分类号: H01L21/58 分类号: H01L21/58;H01L21/60;H01L21/66;H01L21/78
代理公司: 无锡市大为专利商标事务所 32104 代理人: 曹祖良
地址: 214135 江苏省无锡市新*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 芯片 系统 封装 结构 制作方法
【说明书】:

技术领域

本发明涉及一种多芯片系统级封装结构的制作方法,具体是一种将多个芯片集成于硅转接板上的2.5D封装结构制作方法。

背景技术

随着电子产品不断向小型化、多功能、智能化的方向发展,半导体器件的集成度不断提高,集成电路的特征尺寸也在不断缩小。但是,当IC的特征尺寸接近物理极限时,研究人员通过发展新技术、新材料、新设计方法,研发出了先进的封装形式来延续摩尔定律的发展。以硅通孔(TSV)转接板技术为代表的2.5D、3D封装形式,将芯片集成于硅转接板上,通过转接板进行扇出和芯片互联,可有效改善封装体的散热、降低信号之间的串扰等问题。

在先进的封装形式中,常需要将多个芯片集成于一个封装体中,如将微处理器芯片和flash程序存储芯片、图形处理器(GPU)和随机存储器(RAM)集成到一个转接板基片中,再通过转接板与基板互连形成封装体结构,以实现电子器件的某些特定功能。这种多芯片封装形式提高了封装密度,缩短了芯片之间的引脚距离,可显著提高相邻芯片间的带宽并降低了功耗。

在现有封装工艺中,将多个IC芯片集成到转接板上的方法主要有两种。美国专利US 8313982B2、US2012/0098123A1采用芯片-芯片(chip to chip)方式完成多个IC芯片与转接板芯片的互连。该方法首先将减薄后的转接板切割成单颗芯片并临时键合到承载晶圆上,然后完成多个IC芯片和转接板芯片的互连,最后通过转接板芯片和承载晶圆的拆键合,将承载晶圆移除。但随着半导体工艺的发展和转接板厚度的不断减小,大尺寸的超薄转接板芯片如何进行拿持是该方法中的一个工艺难题。

美国专利US 7915080B2给出的另外一种封装方法是将所有待组装芯片以芯片-晶圆(chip to wafer)方式集成到转接板晶圆上,完成芯片的封装后对整体封装结构进行测试,最后对转接板晶圆切片,形成最终的封装结构。在该制作方法中,封装结构的测试在完成所有芯片的封装后进行,导致了较低的产品良率;同时,实际的封装工艺中,由于待封装的多个芯片其凸点节距、安装精度可能存在较大差异,需用热压键合、回流等不同的方式完成其与转接板的互连。而该方法提供的芯片与转接板晶圆互连方式单一,其应用受到一定限制。

发明内容

本发明的目的是克服现有技术中存在的不足,提供一种多芯片系统级封装结构的制作方法,该方法可广泛应用于不同种类芯片的系统集成,可有效降低转接板芯片拿持的难度,提高芯片封装的生产效率和产品良率。

按照本发明提供的技术方案,所述多芯片系统级封装结构的制作方法包括以下步骤:

1)  利用粘结剂将具有垂直硅通孔和凸点结构的转接板晶圆临时键合到承载晶圆上;

2)  将大尺寸芯片倒装在转接板晶圆的第一表面并完成互连;

3)  完成转接板晶圆和承载晶圆的拆键合,移除承载晶圆,形成转接板封装结构;

4)  对步骤3形成的转接板封装结构进行第一次电性能测试;

5)  将带有单颗大尺寸芯片的转接板晶圆切割成单颗芯片,称为转接板芯片,转接板晶圆的第一表面成为转接板芯片的第一表面;

6)  将小尺寸芯片或小尺寸芯片堆叠倒装到电性能良好的转接板芯片的第一表面并完成互连;

7)  对步骤6形成的转接板芯片封装结构进行第二次电性能测试;

8)  将电性能良好的转接板芯片的第二表面与基板互连,形成最终的封装结构。

所述大尺寸芯片通过回流或热压键合的方式完成与转接板晶圆的电气互连;所述小尺寸芯片或小尺寸芯片堆叠采用回流或热压键合的方式完成与转接板芯片的电气互连。

所述转接板晶圆带有TSV垂直硅通孔金属化填充结构,填充材料为铜或钨中的一种。

所述大尺寸芯片面积大于小尺寸芯片。所述大尺寸芯片可以为中央处理器(CPU)、微处理器(MPU)、图形处理器(GPU)、数字信号处理器(DSP)、射频收发器。所述小尺寸芯片可以为微机械系统(MEMS)、CMOS图像传感器、存储器芯片。

本发明的优点是:本发明用于实现尺寸相差较大的多芯片系统级封装,首先将大尺寸芯片倒装在转接板晶圆上形成电气互连,然后将转接板晶圆切割成单颗基片,再完成小尺寸芯片与单颗转接板芯片的互连。通过该方法实现多芯片的系统级封装,避免了超薄转接板不易拿持的缺点;在大尺寸芯片与转接板完成电气互连后即进行一次电性能测试,可率先淘汰部分电连接失效的封装结构,提高了产品的良率;大尺寸芯片和小尺寸芯片分别与转接板完成互连,可满足不同的互连工艺需求。

附图说明

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏物联网研究发展中心,未经江苏物联网研究发展中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310067499.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top