[发明专利]基于电压跟随开关的多级并行式ADC及DAC在审

专利信息
申请号: 201310048568.6 申请日: 2013-02-07
公开(公告)号: CN103986467A 公开(公告)日: 2014-08-13
发明(设计)人: 陈启星 申请(专利权)人: 陈启星
主分类号: H03M1/12 分类号: H03M1/12;H03M1/66
代理公司: 暂无信息 代理人: 暂无信息
地址: 410015 湖南省长沙市*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 电压 跟随 开关 多级 并行 adc dac
【权利要求书】:

1.一种基于电压跟随开关的多级并行式ADC及DAC,其特征是:用电压跟随开关作为信号开关,传递信号或阻断信号,电压跟随开关由跟随器电源开关两大模块组成,电源开关是置于该跟随器电源回路上的电子装置,可以通过控制字控制该跟随器电源回路的通断,该跟随器在电源通的状态下处于电压跟随状态,信号从同相端输入,其输出端的电压会精确等于其同相端的电压,使输入端的信号传送到输出端,为信号通,信号通时电压降极小,接近于理想化的短路导通;跟随器在电源断的状态下,其输出端就与其同相端呈信号阻断状态,为信号断,信号断时输出端与其同相端电阻值极大,接近于理想化的关断, 

跟随开关在电源通时信号通,电源断时信号断,所以,跟随开关可以通过控制字来控制其跟随器电源回路的通断,从而控制其跟随器信号回路的通断。 

2.根据权利要求1所述的基于电压跟随开关的多级并行式ADC及DAC,其进一步特征是:通过对电源开关控制逻辑的设计,可以将跟随开关构造成临界开关Sλg,临界开关Sλg的逻辑关系为:当Iλg=0或Iλ(g+1)=1时,临界开关Sλg信号断;只有处于临界状态时,即,当Iλg=1且Iλ(g+1)=0时,临界开关Sλg信号通。 

3.根据权利要求1所述的基于电压跟随开关的多级并行式ADC及DAC,其进一步特征是:广义的无损临界开关,只有当Iλg=1且Iλ(g+1)=0时,使高电位导通电源开关KS1和KS3导通,并且使低电位导通电源开关KS0和KS2导通,才可以使Aλg电源通,使Aλg信号通;反之,只要Iλg=0或Iλ(g+1)=1,都会使使KS1和KS3截止或使KS0和KS2截止,会使得Aλg电源断,所以Aλg信号断,为了简化电路,KS0和KS2可以任意短路一个,KS1和KS3也可以任意短路一个。 

4.根据权利要求1所述的基于电压跟随开关的多级并行式ADC及DAC,其进一步特征是:一组临界开关构成级电位开关,级电位开关JDWKGλ包括临界开关组LJKGZλ和多路开关DLKGλ,临界开关组是将一组临界开关的输出端并联成公共端,这些临界开关所有的输入端构成临界开关组的输入端组,通过控制字直接选通其中的一个输入端为选通端;多路开关是由一个解码器与一个临界开关组构成,先通过解码器将数字信号解码成控制字后,再通过控制字选通临界开关组中的一个输入端为选通端与公共端连通。 

5.根据权利要求1所述的基于电压跟随开关的多级并行式ADC及DAC,其进一步特征是:q位多路开关,其中Sλ0~Sλ(Q-1)为第λ级0阶~(Q-1)阶临界开关,解码器JMλ将控制端dλ0~dλ(q-1)的数字信号解码为第λ级0阶~(Q-1)阶控制字Iλ0~Iλ(Q-1),得到第0阶~(Q-1)阶输入端电位Vλ0~Vλ(Q-1)的选通端。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陈启星,未经陈启星许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310048568.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top