[发明专利]一种阵列基板及其驱动方法、显示装置有效

专利信息
申请号: 201310030136.2 申请日: 2013-01-25
公开(公告)号: CN103091920A 公开(公告)日: 2013-05-08
发明(设计)人: 李月;薛艳娜;王磊 申请(专利权)人: 北京京东方光电科技有限公司
主分类号: G02F1/1362 分类号: G02F1/1362;G02F1/1368;G02F1/133;G09G3/36
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 100176 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 阵列 及其 驱动 方法 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,尤其涉及一种阵列基板及其驱动方法、显示装置。

背景技术

目前,窄边框显示装置已逐渐成为显示产品发展的主流,得到具有更窄边框的显示装置的关键在于降低阵列基板中位于显示区域四周的栅线或数据线电路的范围。

现有阵列基板可以如图1所示,包括由横纵交叉的栅线11和数据线12分割成的多个像素单元13,每一个像素单元13内具有TFT(Thin Film Transistor,薄膜晶体管)区域14,栅线11和数据线12通过TFT区域14内的TFT驱动该像素单元13工作。在现有的阵列基板中,位于像素单元13所在区域内部的栅线可以全部是由同一层金属形成,而在像素单元13的外围,由于封装区域宽度的限制,为了进一步降低栅线11的电阻,像素单元13外围的栅线通常采用不同层金属形成,例如,在实际显示装置产品中,奇数行的栅线输入的栅极驱动信号可以是从左侧进入像素区的,偶数行的栅线输入的栅极驱动信号可以是从右侧进入像素区的,其中,相邻两奇数行栅线的外围引线111a与111b由不同层金属形成,相邻两偶数行栅线的外围引线112a与112b同样由不同层金属形成。这样一种结构的阵列基板的不足之处在于,像素单元13外围的线路通常较长,且不同层的金属之间会出现比较大的电阻差异,尤其是对于线宽较细的栅线而言,相邻两行栅线之间所表现出的电阻差异整体偏大,在显示装置进行显示的过程中容易出现行与行之间显示的差异,造成水平线(H-line)不良,这对产品的良率有很大的影响。

发明内容

本发明的实施例提供一种阵列基板及其驱动方法、显示装置,可以避免水平线不良,提高显示装置产品的良率。

为达到上述目的,本发明的实施例采用如下技术方案:

本发明实施例的一方面,提供一种阵列基板,其特征在于,包括:以矩阵形式排列的多个像素组、与各所述像素组对应的横向排列的多行栅线、纵向排列的多列第一数据线和多列第二数据线,

每个所述像素组包括第一像素单元和第二像素单元,所述第一像素单元和所述第二像素单元位于相邻的两行;

所述栅线分别连接于所对应的像素组中的第一像素单元以及第二像素单元,所述第一数据线连接所对应的像素组中第一像素单元以向该第一像素单元提供数据信号,所述第二数据线连接所对应的像素组中第二像素单元以向该第二像素单元提供数据信号;

其中,位于所述像素单元外围的所述栅线由同一层金属形成。

本发明实施例的另一方面,提供一种显示装置,包括如上所述的阵列基板。

本发明实施例的又一方面,提供一种用于如权利要求1所述的阵列基板的驱动方法,其特征在于,所述方法包括以下述顺序执行的步骤:

第一当前行栅线输入行驱动信号,控制与其对应的像素组中的第一像素单元以及第二像素单元打开;

第一数据线输入第一控制信号,以使得对应于该行栅线的所述第一像素单元进行充电;

第二数据线输入第二控制信号,以使得对应于该行栅线的所述第二像素单元进行充电;

当前行栅线停止输入行驱动信号,对下一行栅线输入行驱动信号。

本发明实施例提供的阵列基板及其驱动方法、显示装置,通过一条栅线控制与其相邻的相邻两行的第一像素单元以及第二像素单元,采用第一数据线向所述第一像素单元进行充电,第二数据线向所述第二像素单元进行充电,通过第一数据线和第二数据线依次向第一像素单元和第二像素单元输出信号从而实现阵列基板的逐行扫描,其中,位于所述像素单元外围的相邻的两条栅线由同一层金属形成。这样一来,可以有效的降低了栅线的布线数量,实现了栅线的单层金属布线,由于可以采用同一掩模工艺形成,从而降低了相邻两行栅线之间的电阻差异,避免了显示装置水平线不良现象的发生,提高了显示装置产品的良率。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为现有技术中一种阵列基板的结构示意图;

图2为本发明实施例提供的一种阵列基板的结构示意图;

图3为本发明实施例提供的另一阵列基板的结构示意图;

图4为本发明实施例提供的阵列基板中多级输出单元的结构示意图;

图5为本发明实施例提供的阵列基板中多级输出单元的电路连接示意图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310030136.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top