[发明专利]一种栅极驱动电路、阵列基板及显示装置无效

专利信息
申请号: 201310024400.1 申请日: 2013-01-23
公开(公告)号: CN103106881A 公开(公告)日: 2013-05-15
发明(设计)人: 胡理科;祁小敬 申请(专利权)人: 京东方科技集团股份有限公司;成都京东方光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 栅极 驱动 电路 阵列 显示装置
【权利要求书】:

1.一种栅极驱动电路,其特征在于,包括:

多个移位寄存单元,除最后一个移位寄存单元外的每个移位寄存单元的信号输出端连接下一个移位寄存单元的信号输入端;

每个移位寄存单元对应N路运算单元,所述N大与等于2,所述N路运算单元中的每路运算单元包括至少两个输入端;所述运算单元用于对从所述至少两个输入端输入的信号进行运算;

所述N路运算单元中的每路运算单元的一个输入端都连接对应的移位寄存单元的信号输出端;所述N路运算单元中的每路运算单元的其他输入端分别对应连接时钟发生单元的输出端;

所述时钟发生单元,分别为所述N路运算单元输入不同的时钟信号,以使得所述N路运算单元输出N路不同的驱动信号。

2.根据权利要求1所述的电路,其特征在于,所述运算单元有两个输入端,所述运算单元包括串联的二输入与非门和非门。

3.根据权利要求1所述的电路,其特征在于,所述运算单元有三个输入端,所述运算单元包括串联的三输入与非门和非门。

4.根据权利要求1~3任一项所述的电路,其特征在于,每路运算单元的输出端都连接有一个输出缓冲单元。

5.根据权利要求4所述的电路,其特征在于,所述输出缓冲单元包括偶数个串联的反相器。

6.根据权利要求2所述的电路,其特征在于,所述时钟发生单元包括:时钟发生子单元和移位子单元;所述时钟发生子单元的输出端以及所述移位寄存子单元的输出端作为所述时钟发生单元的N个输出端;所述时钟发生单元的N个输出端分别对应连接所述N路运算单元中的每路运算单元的另一个输入端;

所述时钟发生子单元,用于生成m路不同的时钟信号,并从输出端输出,所述m大于等于1并且m小于N;

所述移位寄存子单元,其输入端连接所述时钟发生子单元的输出端,用于将所述时钟发生子单元生成的m路不同的时钟信号进行移位,生成后N-m路不同的时钟信号,并从输出端输出。

7.根据权利要求1或6所述的电路,其特征在于,所述N为2或4。

8.根据权利要求2所述的电路,其特征在于,所述时钟信号的脉宽,为所述移位寄存单元的信号输出端输出的信号的脉宽的1/N;所述时钟信号的周期,为所述移位寄存单元的信号输出端输出的信号的脉宽。

9.一种阵列基板,包括栅线和数据线,在栅线和数据线限定的像素区域内形成有薄膜晶体管,其特征在于,所述阵列基板还包括权利要求1~8所述的栅极驱动电路,所述栅极驱动电路为所述栅线提供驱动信号。

10.一种显示装置,其特征在于,包括权利要求9所述的阵列基板。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310024400.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top