[实用新型]一种合成孔径雷达实时成像处理的距离压缩处理电路有效
申请号: | 201220633702.X | 申请日: | 2012-11-26 |
公开(公告)号: | CN202948130U | 公开(公告)日: | 2013-05-22 |
发明(设计)人: | 廖晓东;陈顺凡;蔡娟 | 申请(专利权)人: | 福建师范大学 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G01S13/90 |
代理公司: | 福州君诚知识产权代理有限公司 35211 | 代理人: | 戴雨君 |
地址: | 350007 福建省福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 合成孔径雷达 实时 成像 处理 距离 压缩 电路 | ||
技术领域
本实用新型涉及遥测遥感技术,尤其涉及一种合成孔径雷达成像的遥测遥感信息处理技术。
背景技术
合成孔径雷达是一种高分辨率的微波成像雷达,通常被安装在飞机或卫星上对地面成像,所成图像对应物体尺寸宽大,图像数据量大。随着现代合成孔径雷达向高分辨率、高测绘带、多频段、多极化、多模式等方向发展,图像数据处理量不断增加,在合成孔径雷达成像处理过程中,距离压缩处理是不可缺少的一个步骤,由于其运算量特别大,运算速度要求很高,很容易形成数字信号处理瓶颈,因此要求距离压缩处理电路有快速的大数据处理能力以满足实时性要求。
发明内容
本实用新型的目的提供一种合成孔径雷达实时成像处理的距离压缩处理电路,具有运算量大、运算速度快的特点,能满足合成孔径雷达图像生成的实时性要求。
实现上述目的采用的技术方案是:一种合成孔径雷达实时成像处理的距离压缩处理电路,由可编程逻辑阵列芯片FPGA、外部存储器、输出接口、先入先出存储器和时钟驱动电路组成。其中,可编程逻辑阵列芯片FPGA内部包含能适配静态随机存取存储器SRAM的具有64bit口线的外部存储器接口A、DDR2外部存储器接口、锁相环控制器和主机接口;各部件连接方式及作用为:时钟驱动电路连接至可编程逻辑阵列芯片FPGA的锁相环控制器以实现时钟倍频;可编程逻辑阵列芯片FPGA的DDR2外部存储器接口连接至外部存储器以实现距离压缩运算过程中的临时数据或中间结果暂存于外部存储器;先入先出存储器是32bit位宽的,其输入端接收距离线输入数据,其输出端连接至可编程逻辑阵列芯片FPGA的外部存储器接口A的一半含32bit口线以实现将距离线输入数据送入可编程逻辑阵列芯片FPGA并下一步进行距离压缩运算;输出接口也是32bit位宽的,其输入端连接至可编程逻辑阵列芯片FPGA的外部存储器接口A的另一半含32bit口线以实现接收来自可编程逻辑阵列芯片FPGA的距离压缩运算结果,输出接口的输出端将距离压缩运算结果数据送出至后续处理电路;可编程逻辑阵列芯片FPGA的主机接口连接至PC机的PCI总线以实现与PC机的数据交换使得可以通过PC机实现对距离压缩处理电路的设置、启停等操作。
本实用新型的一种合成孔径雷达实时成像处理的距离压缩处理电路相比现有技术具有如下有益效果:采用高速大规模集成电路芯片,只采用了一片FPGA芯片,电路结构、连接方式和控制方法简单,可靠性高。
附图说明
图1是合成孔径雷达实时成像过程中的距离压缩处理电路方框图。图中,虚线框包围部分是本发明的电路组成部分,PCI总线隶属于PC机。
具体实施方式
下面结合图1对本实用新型的技术方案进一步描述。
一种合成孔径雷达实时成像处理的距离压缩处理电路,由可编程逻辑阵列芯片FPGA、外部存储器、输出接口、先入先出存储器和时钟驱动电路组成。其中,可编程逻辑阵列芯片FPGA内部包含能适配静态随机存取存储器SRAM的具有64bit口线的外部存储器接口A、DDR2外部存储器接口、锁相环控制器和主机接口;各部件连接方式为:时钟驱动电路连接至可编程逻辑阵列芯片FPGA的锁相环控制器;可编程逻辑阵列芯片FPGA的DDR2外部存储器接口连接至外部存储器;先入先出存储器是32bit位宽的,其输入端接收距离线输入数据,其输出端连接至可编程逻辑阵列芯片FPGA的外部存储器接口A的一半含32bit口线;输出接口也是32bit位宽的,其输入端连接至可编程逻辑阵列芯片FPGA的外部存储器接口A的另一半含32bit口线,输出接口的输出端将距离压缩运算结果数据送出至后续处理电路;可编程逻辑阵列芯片FPGA的主机接口连接至PC机的PCI总线。
可编程逻辑阵列芯片FPGA的具有64bit口线的外部存储器接口A在使用功能上分为两部分,其中的一半含32bit口线用作输入以接收来自先入先出存储器的数据,另一半含32bit口线用作输出将运算结果送至输出接口。
时钟驱动电路为可编程逻辑阵列芯片FPGA提供基准时钟。可编程逻辑阵列芯片FPGA的锁相环控制器按照设定倍数对基准时钟进行倍频以提供满足可编程逻辑阵列芯片FPGA的较高工作时钟频率要求。
外部存储器采用DDR2规格的同步动态随机存取存储器SDRAM,外部存储器用作暂存距离压缩运算过程中的临时数据或中间结果。
先入先出存储器采用静态随机存取存储器SRAM,并配置成32bit位宽。
输出接口配置成32bit位宽,负责接收来自可编程逻辑阵列芯片FPGA的运算结果数据并转送至后续处理电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建师范大学,未经福建师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220633702.X/2.html,转载请声明来源钻瓜专利网。