[实用新型]以太光网络终端设备有效
| 申请号: | 201220300918.4 | 申请日: | 2012-06-25 |
| 公开(公告)号: | CN202679373U | 公开(公告)日: | 2013-01-16 |
| 发明(设计)人: | 金燕;何海力;刘彦敏 | 申请(专利权)人: | 浙江工业大学 |
| 主分类号: | H04B10/40 | 分类号: | H04B10/40 |
| 代理公司: | 杭州天正专利事务所有限公司 33201 | 代理人: | 王兵;黄美娟 |
| 地址: | 310014 浙江省杭州*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 以太 网络 终端设备 | ||
技术领域
本实用新型涉及一种以太光网络终端设备。
背景技术
以太无源光网络(Ethernet Passive Optical Network,EPON)是一种新型的宽带接入网络,采用点对多点的网络结构,在物理层采用具有传输频带宽、传输容量大、抗电磁干扰能力强、保密性好、价格低廉、环保等特点的光纤连接,而且具有中继器完全无源的优势,并且与以太网技术融合在一起。这种技术可以提供灵活的带宽需求,同时组网简单、可靠、高性价比。因此,以太网无源光网络(EPON)是实现“三网合一”和解决信息高速公路“最后一公里”最佳方案。然而现有的EPON通信设备ONU因成本高、普及有一定困难一直没有很好的解决方案。
发明内容
为了克服现有EPON通信设备ONU成本高、普及困难的缺点,本实用新型提供一种成本较低的基于EPON的以太光网络终端设备。
本实用新型采用的技术方案是:
以太光网络终端设备,其特征在于:包括主控模块FPGA、电源模块、数据缓存模块、光纤收发模块、辅助管理模块、高速串并转换模块、接口和辅助模块、SPI总线模块、RS232串口模块、网口模块;所述电源模块分别与所述主控模块FPGA、数据缓存模块和高速串并转换模块相连;所述网口模块与所述主控模块FPGA相连,所述主控模块FPGA与所述数据缓存模块、高速串并转换模块、光纤收发模块、辅助管理模块和接口和辅助模块相连,所述RS232串口模块与所述辅助管理模块相连,所述辅助管理模块与所述SPI总线模块相连,所述数据缓存模块与所述高速串并转换模块相连,所述高速串并转换模块与所述光纤收发模块相连。
进一步,所述辅助管理模块采用ARM芯片。
进一步,所述接口和辅助模块至少包括触发开关和LED灯。
进一步,所述网口模块采用千兆以太网控制芯片和RJ-45接口相连。
本实用新型各模块的功能作用:
1、主控模块FPGA:作为核心控制模块主要完成所述高速串并转换模块的驱动和控制所述光纤收发模块,使其能够协调完成数据的收发,并且可以通过以太网接口通信;
2、辅助管理模块:采用ARM芯片,主要作用是协助所述主控模块FPGA完成相应的协议的转换;
3、电源模块:为所述主控模块FPGA、数据缓存模块和高速串并转换模块工作时提供所需的正常工作电压;
4、数据缓存模块:完成数据交换缓冲;
5、高速串并转换模块:将所述光纤收发模块端的数据和所述主控模块FPGA端的数据进行串并转换满足其收发处理的需要;
6、光纤收发模块:负责光电信号的转换与光信号的传输;
7、接口和辅助模块:主要包括触发开关和LED灯,主要是完成特定信号的触发和指示以便查看ONU是否工作正常;
8、SPI总线模块:主要完成程序的初始化和调试功能;
9、RS232串口模块:负责串口信号的发送和接收,主要是设备的低级配置和管理;
10、网口模块:完成以太网的功能,在根据系统带宽的大小输入输出数据,并根据系统带宽的大小自适应的调整输入输出的容限。
本实用新型的工作原理:
如附图3所示,本实用新型所述终端设备可以分为三大类:光收发模块(包括光纤收发模块)、控制模块(包括主控模块FPGA、辅助管理模块、数据缓存模块、高速串并转换模块、RS232串口模块、SPI总线模块、接口和辅助模块、电源模块)和业务接口模块(主要包括网口模块)。整个设备在兼容以太网的帧格式的前提下,能够完成选择性的接受中心节点OLT发送过来的数据,能够完成OLT所发出的测距和注册命令,能够缓存业务接口模块(千兆以太网)过来的数据并且向OLT报告缓存队列情况,并在OLT所分配的上行发送窗口中发送所缓存的数据,能够响应OLT所发出的OAM(操作、管理、维护)帧,在业务接口模块能够完成以太网的功能。
光收发模块包括光收发器和SERDES模块,这一模块完成ONU跟OLT通信,在下行链路上ONU接收来自OLT的数据,因此光收发器要具有突发接受功能,在接收到OLT所发送来的光信号后,光收发模块能够将光信号转换低压差分的电信号送到SERDES模块,SERDES模块能够将接收到的高速的低压差分信号转化成并行的低速率的LVTTL信号送到主控模块FPGA内处理。在上行链路上这个过程相反。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工业大学,未经浙江工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220300918.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种乌鸡肽铁螯合物生物补铁剂的制备方法
- 下一篇:气化炉碎渣破料器





