[实用新型]半导体芯片封装结构有效
| 申请号: | 201220112573.X | 申请日: | 2012-03-15 |
| 公开(公告)号: | CN202513146U | 公开(公告)日: | 2012-10-31 |
| 发明(设计)人: | 祁丽芬 | 申请(专利权)人: | 祁丽芬 |
| 主分类号: | H01L23/488 | 分类号: | H01L23/488;H01L23/31 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 523000 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 芯片 封装 结构 | ||
技术领域
本实用新型涉及半导体技术领域,尤其是一种可大幅减少封装体面积的半导体封装结构。
背景技术
由于目前各种高效能的电子产片不断出现,且产品向轻、薄、短、小的方向发展,因此,电子封装的技术也必须随之而改变。
传统的采用金属导线架进行芯片安装和打线的封装工艺,具有价格低廉及散热良好的优点;多层压合板辅以其底部呈阵列式排列的锡球作为引脚,具有在相同尺寸面积下,引脚数可以变多,封装面积可以较为缩小的特点。但传统的以导线架与多层压合板为基材进行芯片安装,其整体的封装的体积仍然不能满足现代社会对电子零器件体积小和高密度越来越高的要求。
发明内容
为克服现有技术中存在的上述问题,本实用新型通过将金属线路的焊线区设置于芯片承载区下的设计,大幅减少封装体面积,使其接近晶片芯片尺寸封装的面积,以达到晶片封装薄小化的目的。
为实现上述目的,本实用新型是通过以下技术手段来实现的:一种半导体封装结构,包括芯片、绝缘层和导线,所述的芯片设置与绝缘层的上表面,芯片与绝缘层之间设有黏着层;所述的绝缘层的两端下表面分别设有导电连接垫,所述的导电连接垫的两端面和下表面设有表面金属层,所述的导电连接垫的上表面两端设有导电焊垫,该导电焊垫由导线电连接芯片;且导电焊垫与芯片的上表面设有封装胶体用于包覆导线。
与传统技术相比,本实用新型的有益效果是:由于采用上述结构,使得金属线路的焊线区域部分内缩于芯片的承载区下,大幅减少封装体面积,使其接近晶片芯片尺寸封装的面积,缩短芯片上电性节点至焊线垫的间距,实现晶片封装薄小化的目的。
附图说明
附图1为本实用新型半导体芯片封装结构的示意图。
图中各标号分别是:(1)芯片,(2)绝缘层,(3)黏着层,(4)(5)导电连接垫,(6)(7)表面金属层,(8)(9)导电焊垫,(10)(11)导线,(12)封装胶体。
具体实施方式
下面结合附图对本实用新型作进一步的详细说明:
参看图1,本实用新型一种半导体封装结构,包括芯片1、绝缘层2和导线10,所述的芯片1设置与绝缘层2的上表面,芯片1与绝缘层2之间设有黏着层3;所述的绝缘层2的两端下表面分别设有导电连接垫4、5,所述的导电连接垫4、5的两端面和下表面设有表面金属层6、7,所述的导电连接垫4、5的上表面两端设有导电焊垫8、9,该导电焊垫8、9由导线10、11电连接芯片1;且导电焊垫8、9与芯片1的上表面设有封装胶体12用于包覆导线10、11。
本实用新型所例举的实施例并非对自己的限定,凡是未脱离本实用新型技术方案的内容,依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本实用
新型的技术方案范围内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于祁丽芬,未经祁丽芬许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220112573.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种挤压机自动加铝棒机构
- 下一篇:手术器械冲洗盒





