[发明专利]状态保持电源门控单元有效
申请号: | 201210551411.0 | 申请日: | 2012-10-26 |
公开(公告)号: | CN103795393B | 公开(公告)日: | 2018-12-11 |
发明(设计)人: | 刘毅峰;陈哲;章沙雁;周建 | 申请(专利权)人: | 恩智浦美国有限公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 冯玉清 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 状态 保持 电源 门控 单元 | ||
1.一种时钟状态无关CSI状态保持电源门控SRPG单元,包括:
接收输入信号的输入控制电路(12),其中该输入控制电路包括被配置为第一反相器传输门的多个晶体管以及与该多个晶体管串联连接的由至少一个电源门控信号控制的至少一个晶体管;
第一锁存器(14),具有耦接至该输入控制电路的输出的输入,所述第一锁存器包括第一反相器(24)和由第一控制信号(sw)控制的第三反相器(26),其中,所述第一反相器的输入耦接所述第三反相器的输出以提供所述第一锁存器的输入,所述第一反相器的输出耦接所述第三反相器的输入以提供所述第一锁存器的输出;
传输门(16),具有耦接至该第一锁存器的输出的输入,所述传输门受所述第一控制信号的控制,其中该传输门的输出包括该状态保持电源门控SRPG单元的至少一个输出;
第二锁存器(18),具有耦接至该传输门的输出的输入,所述第二锁存器包括第二反相器(28)和由第一控制信号(sw)控制的第四反相器(30),其中该第二锁存器的输出耦接所述传输门的输出,且其中,所述第二反相器的输入耦接至所述传输门的输出,所述第四反相器的输出耦接至所述传输门的输出,所述第二反相器的输出耦接至所述第四反相器的输入;以及
第二反相器传输门(20),具有耦接至该第二锁存器的该输出的输入和耦接至该第一锁存器的输出,其中所述第二反相器传输门受所述至少一个电源门控信号之一(pgb)的控制。
2.如权利要求1所述的时钟状态无关CSI状态保持电源门控SRPG单元,其中该第一反相器传输门由至少一个控制信号控制,该至少一个控制信号通过对时钟信号和该至少一个电源门控信号进行逻辑操作而获得,
所述至少一个控制信号包括所述第一控制信号和与该第一控制信号互补的第二控制信号。
3.如权利要求2所述的时钟状态无关CSI状态保持电源门控SRPG单元,其中该输入控制电路包括:
第一和第二P沟道晶体管以及第一、第二和第三N沟道晶体管,其中该第二P沟道晶体管、该第一P沟道晶体管、该第一N沟道晶体管、该第二N沟道晶体管和该第三N沟道晶体管顺序地串联连接;
第三P沟道晶体管,串联连接到该第二P沟道晶体管,且该第三P沟道晶体管与该第一P沟道晶体管串联连接,且其中:
该第一P沟道晶体管的栅极耦接为接收第一控制信号,该第一N沟道晶体管的栅极耦接为接收与该第一控制信号互补的第二控制信号;
该第三P沟道晶体管的栅极耦接为接收第一电源门控信号,该第三N沟道晶体管的栅极耦接为接收与该第一电源门控信号互补的第二电源门控信号;且
该第二P沟道和N沟道晶体管的栅极耦接为接收该输入信号。
4.如权利要求3所述的时钟状态无关CSI状态保持电源门控SRPG单元,其中该第一控制信号通过对该时钟信号和该第二电源门控信号进行逻辑与操作而获得。
5.如权利要求3所述的时钟状态无关CSI状态保持电源门控SRPG单元,其中,
该第一P沟道晶体管的栅极耦接为接收第一控制信号,该第一N沟道晶体管的栅极耦接为接收与该第一控制信号互补的第二控制信号;
该第三N沟道晶体管的栅极耦接为接收第二电源门控信号;且
该第二P沟道晶体管和该第二N沟道晶体管二者的栅极耦接为接收该输入信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦美国有限公司,未经恩智浦美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210551411.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示设备及其控制方法
- 下一篇:发光器件封装