[发明专利]电子装置有效
| 申请号: | 201210511124.7 | 申请日: | 2012-12-03 |
| 公开(公告)号: | CN103150283A | 公开(公告)日: | 2013-06-12 |
| 发明(设计)人: | 广松亚由美;片山雅弘;山崎尊永 | 申请(专利权)人: | 株式会社日立超LSI系统 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40 |
| 代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;郭凤麟 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电子 装置 | ||
1.一种电子装置,与具有通信功能的其它装置进行串行通信,其特征在于,
所述电子装置具备包含波特率调整电路并与所述其它装置进行串行通信的串行接口电路和生成内部时钟信号的时钟生成电路,在与所述其它装置连接的状态下接收来自所述其它装置的串行信号,
所述串行信号由1位的起始位、与起始位连续的多位的数据位、与数据位连续的1位的停止位构成,
所述波特率调整电路执行以下处理:
(a)通过基于所述时钟生成电路生成的所述内部时钟信号的计数动作,测定用于构成接收到的所述串行信号的各位的时间宽度;
(b)检测所述测定的各位的时间宽度的最大值和最小值;
(c)运算所述测定的各位的时间宽度的平均值;
(d)根据所述各位的时间宽度的平均值运算最大允许值和最小允许值;
(e)判别所述最大值和所述最小值是否在所述最大允许值和所述最小允许值的范围内;
(f)在所述最大值和所述最小值在所述范围内时,设定与所述平均值对应的波特率,
所述电子装置通过所述设定的波特率执行与所述其它装置之间的串行通信。
2.根据权利要求1所述的电子装置,其特征在于,
所述电子装置还具备命令识别部,其根据所述设定的波特率识别接收的所述串行信号内的所述数据位的值是否为预先规定的波特率调整用命令的值,
所述波特率调整电路具备:
第一波特率设定模式,在接收到所述串行信号时,与所述命令识别部对于该串行信号的识别结果无关地执行所述(a)~(f)处理;以及
第二波特率设定模式,在接收到所述串行信号时,执行所述(a)~(e)处理,并且在所述命令识别部从该串行信号中识别出所述波特率调整用命令的情况下,执行所述(f)处理。
3.根据权利要求2所述的电子装置,其特征在于,
所述波特率调整电路在输入了复位信号时,以之后接收到的1个所述串行信号为对象执行所述第一波特率设定模式下的处理。
4.根据权利要求3所述的电子装置,其特征在于,
所述命令识别部还根据所述设定的波特率识别接收到的所述串行信号内的所述数据位的值是否为预先规定的波特率调整用前提命令的值,
所述波特率调整电路在所述命令识别部识别出所述波特率调整用前提命令时,以之后接收到的1个所述串行信号为对象执行所述第一波特率设定模式下的处理。
5.根据权利要求3所述的电子装置,其特征在于,
所述时钟生成电路是环形振荡电路。
6.根据权利要求3所述的电子装置,其特征在于,
所述(d)处理中的所述最大允许值为所述平均值的大致1.5倍,
所述(d)处理中的所述最小允许值为所述平均值的大致0.5倍。
7.根据权利要求3所述的电子装置,其特征在于,
所述电子装置还具备基于JTAG规格的JTAG接口电路和协议变换部,
所述命令识别部还根据所述设定的波特率识别接收到的所述串行信号内的所述数据位的值是否为预先规定的JTAG访问用命令的值,
所述协议变换部在所述命令识别部识别出所述JTAG访问用命令时,将所述串行信号变换成所述JTAG接口电路中所需的多个信号。
8.根据权利要求7所述的电子装置,其特征在于,
所述电子装置还具备非易失性存储器和控制向所述非易失性存储器的写入/读出动作的存储器控制器,
所述命令识别部还根据所述设定的波特率识别接收到的所述串行信号内的所述数据位的值是否为预先规定的非易失性存储器访问用命令的值,
所述电子装置在所述命令识别部识别出所述非易失性存储器访问用命令时,将所述串行信号传送给所述存储器控制器,
所述命令识别部在所述电子装置进行预定的规定次数的所述串行信号向所述存储器控制器的传送的期间,暂时停止以该串行信号为对象的各命令的识别处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日立超LSI系统,未经株式会社日立超LSI系统许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210511124.7/1.html,转载请声明来源钻瓜专利网。





