[发明专利]磁盘阵列控制器无效
| 申请号: | 201210506816.2 | 申请日: | 2012-11-30 |
| 公开(公告)号: | CN103853498A | 公开(公告)日: | 2014-06-11 |
| 发明(设计)人: | 吴泽邦;孙中源;米占伍 | 申请(专利权)人: | 景幂机械(上海)有限公司 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06 |
| 代理公司: | 上海精晟知识产权代理有限公司 31253 | 代理人: | 何新平 |
| 地址: | 201111 上海市闵*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 磁盘阵列 控制器 | ||
技术领域
本发明涉及的是磁盘阵列技术领域,具体涉及一种磁盘阵列控制器。
背景技术
随着计算机应用的日益普及,人们对计算机速度和性能的要求也逐渐提高,在一个完整的计算机系统中,CPU和内存固然重要,但是数据存储设备性能的好坏和速度的快慢也直接影响到整个系统的表现,同时随着信息量的急剧增加,如何有效、安全地保存及备份那些有价值的信息就显得重要。RAID是廉价冗余磁盘阵列的简称,它通过将数据分布在多个通道的多个磁盘上,利用并行处理机制使多个独立磁盘协调工作,达到提高存储速度和增大存储容量的目的。除此之外,磁盘阵列通过增加数据的冗余度提高数据的安全性。但计算机冗余信息却需要消耗系统较大量的处理资源。
存储系统的可靠性是对存储系统最基本的要求,磁盘阵列式构建大型存储系统的关键基础设备,磁盘阵列的可靠性对于所构建的大型存储系统至关重要。磁盘阵列控制器承担着存储介质管理、缓存管理及接收并执行主机命令的功能,是磁盘阵列的核心部件。控制器的可靠性决定磁盘阵列的可靠性,而故障是影响其可靠性的重要因素,控制器处理系统是保证磁盘阵列可靠性的核心模块。因此,设计优秀的阵列控制器的故障处理系统是保证存储系统可靠性的重要手段。
传统的软件实现RAID系统需要操作系统支持,RAID的配置信息存在系统信息中,而不是存在硬盘上,但当系统崩溃需要重新安装时,RAID的信息也会丢失。
发明内容
针对现有技术上存在的不足,本发明目的是在于提供一种磁盘阵列控制器,它支持广泛的存储接口、拥有任意容量的带宽及可更改的加速硬件,使用灵活方便,安全可靠性高。
为了实现上述目的,本发明是通过如下的技术方案来实现:磁盘阵列控制器,包括第一SATA磁盘、第二SATA磁盘、第三SATA磁盘、第四SATA磁盘、第一SATA控制器、第二SATA控制器、第三SATA控制器、第四SATA控制器、输入输出控制器、磁盘阵列CPU、DMA控制器、高速缓存控制器和存储控制器,第一SATA磁盘、第二SATA磁盘、第三SATA磁盘、第四SATA磁盘与第一SATA控制器、第二SATA控制器、第三SATA控制器、第四SATA控制器分别相连,且第一SATA控制器、第二SATA控制器、第三SATA控制器、第四SATA控制器均与输入输出控制器相连,输入输出控制器与磁盘阵列CPU相连,磁盘阵列CPU分别与DMA控制器、高速缓存控制器和存储控制器相连。
根据上述的磁盘阵列控制器,其中,所述的高速缓存控制器与高速缓存磁盘相连。
根据上述的磁盘阵列控制器,其中,所述的存储控制器与存储器相连。
根据上述的磁盘阵列控制器,其中,所述的输入输出控制器通过磁盘阵列接口与主机总线相连。
根据上述的磁盘阵列控制器,其中,所述的高速缓存控制器对成员磁盘存储采用并行存储和独立存储两种方式。
本发明支持广泛的存储接口、拥有任意容量的带宽及可更改的加速硬件,使用灵活方便,安全可靠性高。
附图说明
下面结合附图和具体实施方式来详细说明本发明;
图1为本发明的结构示意图;
图2为本发明实施例中读命令处理流程图;
图3为本发明实施例中写命令处理流程图。
具体实施方式
为使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本发明。
参照图1,本实施例中的磁盘阵列控制器,它支持广泛的存储接口、拥有任意容量的带宽及可更改的加速硬件,使用灵活方便,安全可靠性高。包括第一SATA磁盘1、第二SATA磁盘2、第三SATA磁盘3、第四SATA磁盘4、第一SATA控制器5、第二SATA控制器6、第三SATA控制器7、第四SATA控制器8、输入输出控制器9、磁盘阵列CPU10、DMA控制器11、高速缓存控制器12和存储控制器13,第一SATA磁盘1、第二SATA磁盘2、第三SATA磁盘3、第四SATA磁盘4与第一SATA控制器5、第二SATA控制器6、第三SATA控制器7、第四SATA控制器8分别相连,且第一SATA控制器5、第二SATA控制器6、第三SATA控制器7、第四SATA控制器8均与输入输出控制器9相连,输入输出控制器9与磁盘阵列CPU10相连,磁盘阵列CPU10分别与DMA控制器11、高速缓存控制器12和存储控制器13相连。
本实施例中,所述的高速缓存控制器12与高速缓存磁盘14相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于景幂机械(上海)有限公司,未经景幂机械(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210506816.2/2.html,转载请声明来源钻瓜专利网。





