[发明专利]多层电路板测试方法有效

专利信息
申请号: 201210457347.X 申请日: 2012-11-14
公开(公告)号: CN103809067A 公开(公告)日: 2014-05-21
发明(设计)人: 冉彦祥 申请(专利权)人: 东莞市五株电子科技有限公司
主分类号: G01R31/02 分类号: G01R31/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 523303 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 多层 电路板 测试 方法
【说明书】:

技术领域

发明涉及一种测试效果高效准确的多层电路板测试方法。 

背景技术

随着技术发展和人们对电子产品的消费需求,高密度、多层数的印刷电路板逐渐成为电路板的发展趋势。一般来说,多层电路板是多个带有盲孔的单层板通过压合方式形成,而为了保证电路板线路准确及各层之间导电性良好,对于压合及盲孔的导电化过程的对位精度要求很高,一旦出现较大层间偏移或电镀不完全,多层电路板的线路之间就可能出现短路/断路,从而影响电气性能,严重的会导致电路板损坏。现有的层间位置偏移检测通常采用切片法,对电路板各层导通孔进行切片,然后进行分析,这种方式不足之处在于需要花费很多时间制作切片,势必会损伤电路板,而且需要对所有切片进行测量或判断,费时费力,检测效率低且误差大,不方便制作可靠性能良好的多层电路板。 

发明内容

本发明主要解决的技术问题是现有多层电路板的测试方法繁琐耗时容易产生误差而造成的制作的多层电路板可靠性不良。 

为了解决上述技术问题,本发明实施例公开了一种多层电路板测试方法,其包括如下步骤,提供多层电路板,所述多层电路板包括自上而下交错叠设的绝缘层和导电层,所述绝缘层包括多个导电通孔,所述导电层包括相互绝缘设置的多个导电线路,所述导电线路包括一第一导电线路及对称设置于所述第一导电线路两侧的第二导电线路,所述第一导电线路与其上相邻的所述导电层上的二所述导电通孔电性相连,所述导电通孔与其相邻的所述导电层上的所述导电线路电性相连,所述第二导 电线路与其相邻的所述导电通孔电性相连,所述第一导电线路与所述多层电路板表层的二所述导电通孔电性相连,形成多个嵌套的相互绝缘的测试电路; 

提供电性测试仪并测试; 

反馈测试结果; 

判断多层电路板性能。 

在本发明的一较佳实施例中,所述多层电路板包括M层电路板,M为大于2的自然数,所述M层电路板包括第一绝缘层、第二绝缘层、第三绝缘层......第N绝缘层......第M绝缘层,所述第一绝缘层包括2M个所述导电通孔,所述第二绝缘层包括2M-2个所述导电通孔......所述第N绝缘层包括2M-2N+2个所述导电通孔......所述第M绝缘层包括二个所述导电通孔,所述导电层包括第一导电层、第二导电层、第三导电层......第N导电层......第M导电层,所述第一导电层包括2M-1个所述导电线路、所述第二导电层包括2M-3个所述导电线路、所述第三导电层包括2M-5个所述导电线路......所述第N导电层包括2M-2N+1个所述导电线路......所述第M导电层包括一所述导电线路,所述多层电路板依据第一绝缘层、第一导电层、第二绝缘层、第二导电层......第N绝缘层、第N导电层......第M绝缘层、第M导电层的顺序自上而下依次叠设。 

在本发明的一较佳实施例中,所述M层电路板的所述M个测试电路对应形成M个嵌套的相互绝缘的U型的所述测试电路。 

在本发明的一较佳实施例中,当第M-N导电层对应的所述测试电路为断路,第M-N-1导电层对应的所述测试电路为通路,则第M-N导电层为断路,N为小于M-1的自然数。 

在本发明的一较佳实施例中,所述导电层经过蚀刻处理,得到相互绝缘设置的所述导电线路。 

在本发明的一较佳实施例中,所述导电通孔的侧壁设置有导电体,所述导电体的上表面及下表面与其相邻的所述导电线路电性连接。 

在本发明的一较佳实施例中,所述电性测试仪可以为电压测试仪或电阻测试仪或电流测试仪。 

在本发明的一较佳实施例中,当所述测试电路均为通路,则所述多层电路板各层导电性能良,当至少有一所述测试电路为断路,则所述多层电路板的导电性能不良。 

相较于现有技术,本发明的多层电路板测试方法通过测量多个所述测试电路的通断状态,并根据测试结果来确定所述多层电路板的导电性能,因此可以高效准确的测试电路板,方便多层电路板的制作。 

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中: 

图1是本发明多层电路板测试方法的步骤示意图。 

图2是本发明多层电路板测试方法第一较佳实施例的多层电路板结构示意图。 

图3是本发明多层电路板测试方法第二较佳实施例的多层电路板结构示意图。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市五株电子科技有限公司,未经东莞市五株电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210457347.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top