[发明专利]一种显示面板的驱动装置及驱动方法有效
申请号: | 201210430542.3 | 申请日: | 2012-11-01 |
公开(公告)号: | CN102968970A | 公开(公告)日: | 2013-03-13 |
发明(设计)人: | 汪敏;李恒滨;马韬;尹傛俊;王东辉 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 230011 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 显示 面板 驱动 装置 方法 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板的驱动装置及驱动方法。
背景技术
TFT(Thin Film Transistor,薄膜场效应晶体管)-LCD(Liquid Crystal Display,一种液晶显示器)主要由液晶面板、栅极驱动器(也称栅极驱动电路)、数据驱动器(也称数据驱动电路)、时序控制器、伽马电压生成器和背光源组成。液晶面板由阵列基板和彩膜基板以及液晶构成。数据线和栅线形成在阵列基板上,设置在数据线和栅线交叉处的TFT用于将数据驱动器输出的数据信号传送到阵列基板的像素电极上,以驱动像素电极对应的液晶。
图1所示的是现有的一种实现TFT-LCD驱动的结构示意图。其中,时序控制器10用于根据输入的同步信号生成栅极控制信号和源极控制信号,并向栅极驱动器40输出栅极控制信号,向数据驱动器30输出源极控制信号。该栅极控制信号用于控制栅极驱动器40,包括但不限于CPV(Clock Pulse Vertical,栅极时钟)信号和栅极OE(Output Enable,输出使能)信号;该源极控制信号用于控制数据驱动器30。伽马电压生成器20用于生成决定伽马灰阶的多个电压信号,并向数据驱动器30输出生成的决定伽马灰阶的多个电压信号。栅极驱动器40用于根据时序控制器10输出的栅极控制信号,生成栅极驱动信号,该栅极驱动信号用于控制栅线连接的TFT开启或关闭。数据驱动器30用于根据时序控制器10输出的源极控制信号,生成驱动液晶所需的数据信号,并通过TFT向液晶面板50的像素电极输出数据信号。
实现TFT-LCD驱动的电路结构中,栅极驱动器40通常在栅极OE信号的下降沿开始输出栅极驱动信号。而当栅极驱动器40输出用于启动第n行栅线的栅极驱动信号GATE1时,数据驱动器30将该行栅线上各个像素电极对应的数据信号DATA输出到该行栅线对应的各个TFT上。图2所示的是栅极驱动信号的理想时序关系示意图,向每行栅线输出的栅极驱动信号之间不存在交叠。也就是说,在上一行栅线对应的各个TFT全部关断后,下一行栅线对应的TFT才会开启。
实际情况是,在一条栅线上,从初始段到末尾段,各位置栅极驱动信号都存在RC Delay(电阻电容延迟),导致栅极驱动信号的上升沿和下降沿都有一定的延时。TFT-LCD的栅极驱动信号的实际时序关系如图3所示。如果栅极驱动信号的延时比较严重,那么当第n行栅线的栅极驱动信号GATE1正处于下降沿时,第n+1行栅线的栅极驱动信号GATE2已经开始上升。则第n行栅线对应的各个TFT还没有全部关断,第n+1行栅线上的各个TFT已经开启,数据驱动器开始向第n+1行栅线上的各个TFT输出数据信号,造成与输出到第n行栅线对应的各个TFT的数据信号发生混淆,影响画面显示。
发明内容
本发明的目的是提供一种显示面板的驱动装置及其驱动方法,以解决栅极驱动信号的延迟问题。
本发明的目的是通过以下技术方案实现的:
一种显示面板的驱动装置,包括:
时序控制器,用于向逻辑驱动器发送栅极控制信号;
逻辑驱动器,用于接收所述时序控制器输出的栅极控制信号,获取显示面板栅线上的电平信号,根据所述栅线上的电平信号获取所述栅线上的电容电阻延迟RC Delay信号,利用所述栅线上的RC Delay信号对所述栅极控制信号进行补偿,并向所述栅极驱动器输出补偿后的栅极控制信号;
所述栅极驱动器,用于根据所述补偿后的栅极控制信号生成栅极驱动信号,并向所述显示面板栅线输出所述栅极驱动信号。
较佳地,所述逻辑驱动器包括:
模数转换器,用于将所述栅极控制信号和所述栅线的RC Delay信号转换为数字信号;
加法器,用于将转换成数字信号的栅极控制信号和所述栅线的RC Delay信号进行加法运算,生成补偿后的栅极控制信号;
数模转换器,用于将所述补偿后的栅极控制信号转换为模拟信号并输出给所述栅极驱动器。
较佳地,所述逻辑驱动器包括:
模数转换器,用于将所述栅极控制信号和所述栅线的RC Delay信号转换为数字信号;
异或运算模块,用于将转换成数字信号的栅极控制信号和所述栅线的RC Delay信号进行异或运算,生成补偿后的栅极控制信号;
数模转换器,用于将所述补偿后的栅极控制信号转换为模拟信号并输出给所述栅极驱动器。
较佳地,所述逻辑驱动器还包括:
反馈信号线,与所述显示面板上的各栅线连接,用于获取显示面板栅线上的电平信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210430542.3/2.html,转载请声明来源钻瓜专利网。