[发明专利]钴肖特基二极管的制备方法有效
| 申请号: | 201210382740.7 | 申请日: | 2012-10-10 |
| 公开(公告)号: | CN103730353B | 公开(公告)日: | 2016-11-02 |
| 发明(设计)人: | 董科;马栋 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
| 主分类号: | H01L21/329 | 分类号: | H01L21/329 |
| 代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
| 地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 钴肖特基 二极管 制备 方法 | ||
技术领域
本发明涉及一种半导体集成电路制造工艺方法,特别是涉及一种钴(CO)肖特基二极管的制备方法。
背景技术
如图1所示,是现有方法形成的钴肖特基二极管的结构示意图;现有钴肖特基二极管的制备方法包括如下步骤:
步骤一、在P型硅衬底101中形成深N阱102。在所述硅衬底101中形成浅沟槽隔离103,浅沟槽隔离103定义出钴肖特基二极管的阳极区域和阴极区域。在阴极区域的深N阱102中形成N阱104,在N阱104中形成N+区105,该N+区105用于和钴肖特基二极管的阴极金属形成欧姆接触。
步骤二、将硅衬底101放入溅射设备中,采用溅射设备产生射频等离子体(RFplasma)对硅衬底101的表面的自然氧化层进行刻蚀,用于去除硅衬底101的表面的自然氧化层。自然氧化层去除之后接着在溅射设备中采用溅射工艺在所述硅衬底101表面溅射金属钴。
步骤三、采用光刻刻蚀工艺将钴肖特基二极管的阳极区域外的金属钴去除,所述钴肖特基二极管的阳极区域内的金属钴保留。
步骤四、进行退火工艺,使钴肖特基二极管的阳极区域内的金属钴和深N阱102中的硅进行反应形成钴硅化物106,钴硅化物106和深N阱102之间形成金半接触即形成肖特基势垒结。
现有方法在溅射金属钴之前包括了采用射频等离子体去除硅衬底的表面的自然氧化层的步骤,以避免氧化层直接与金属接触。然而在去掉自然氧化层的同时也对硅衬底表面有很大的损伤,不仅造成一些缺陷,而且表面也不平整,会影响硅和金属钴形成的势垒,从而导致肖特基二极管的漏电大。如图2所示,是现有方法形成的钴肖特基二极管的击穿电压的统计图;其中横坐标代表硅片位于同一硅片盒中的序号,同一硅片上能够形成多个肖特基二极管,纵坐标代表形成于不同序号的硅片上的肖特基二极管的击穿电压(BV)。从图2可以看出,开始作业的几枚硅片BV由于漏电大,整枚硅片上所有肖特基二极管的BV都失效,其中BV小于44V的规格线的肖特基二极管即为失效器件;后面作业的硅片相对要好,但是硅片内的不同肖特基二极管的BV的均匀性很差,BV从10V到60V分布,仍然有一大部分肖特基二极管失效。
发明内容
本发明所要解决的技术问题是提供一种钴肖特基二极管的制备方法,能降低钴肖特基二极管的漏电、改善钴肖特基二极管的BV特性。
为解决上述技术问题,本发明提供的钴肖特基二极管的制备方法包括如下步骤:
步骤一、在硅衬底中形成深N阱。
步骤二、采用湿法刻蚀工艺去除所述硅衬底表面的自然氧化层从而使所述深N阱表面露出。
步骤三、在湿法刻蚀工艺之后以及保证所述硅衬底表面未形成新的自然氧化层之前,采用溅射工艺在所述硅衬底表面溅射金属钴。
步骤四、采用光刻刻蚀工艺将钴肖特基二极管的阳极区域外的所述金属钴去除,所述钴肖特基二极管的阳极区域内的所述金属钴保留。
步骤五、进行退火工艺,使所述钴肖特基二极管的阳极区域内的所述金属钴和所述深N阱中的硅进行反应形成钴硅化物,所述钴硅化物和所述深N阱之间形成金半接触。
进一步的改进是,步骤三中在湿法刻蚀工艺之后的4小时以内进行所述溅射工艺。
进一步的改进是,步骤一中形成所述深N阱之后包括在所述硅衬底中形成浅沟槽隔离结构,在所述钴肖特基二极管的阴极区域的所述深N阱中形成N阱以及在该N阱中形成N+区的步骤,该N+区用于和所述钴肖特基二极管的阴极金属形成欧姆接触。
进一步的改进是,步骤五中所述钴硅化物的顶部引出所述钴肖特基二极管的阳极。
相对于现有技术,本发明取消了在钴溅射之前用射频等离子体去除硅衬底表面的自然氧化层步骤,而是采用湿法刻蚀工艺去除硅衬底表面的自然氧化层,能消除去除自然氧化层时对硅衬底表面造成的损伤以及能使硅衬底表面平整,从而能降低钴肖特基二极管的漏电并改善钴肖特基二极管的BV特性,能使同一硅片盒中的各位置序号处的硅片即硅衬底上的钴肖特基二极管的BV得到提高、以及能提高同一硅片上各位置处的钴肖特基二极管的BV的均匀性。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是现有方法形成的钴肖特基二极管的结构示意图;
图2是现有方法形成的钴肖特基二极管的击穿电压的统计图;
图3是本发明实施例方法的流程图;
图4A-图4B是本发明实施例方法中的器件结构图;
图5是本发明实施例方法形成的钴肖特基二极管的击穿电压的统计图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210382740.7/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





