[发明专利]动态驱动器电路及其操作方法有效
| 申请号: | 201210381274.0 | 申请日: | 2012-10-10 | 
| 公开(公告)号: | CN103730147A | 公开(公告)日: | 2014-04-16 | 
| 发明(设计)人: | 陈张庭;张钦鸿;杨尚辑;卢冠铭;陈耕晖;张坤龙;洪俊雄 | 申请(专利权)人: | 旺宏电子股份有限公司 | 
| 主分类号: | G11C7/12 | 分类号: | G11C7/12 | 
| 代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 任岩 | 
| 地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 动态 驱动器 电路 及其 操作方法 | ||
1.一种电路,被设计成利用一电源电压来操作,该电路包括:
一驱动器,具有一个连接至一控制节点的输入以及一个连接至一负载的输出,该驱动器因应于该控制节点上的一电压以将该负载耦接至一第一电源电压或一第二电源电压,其中该第一电源电压高于该电源电压;
一上拉电路,连接于该控制节点与该第一电源电压之间;
一下拉电路,连接于该控制节点及该第二电源电压之间;以及
一上拉加速电路,连接于该控制节点与该第一电源电压之间,以上拉该第一电源电压与该控制节点之间的一电流。
2.根据权利要求1所述的电路,其中该下拉电路是因应于一驱动器选择信号,其具有一个位于或低于该电源电压的选择电压电平以及一取消选择电压电平,其中该上拉加速电路在正常状态下处于断开状态,并上拉该电流持续一升压间隔,该升压间隔开始于该驱动器选择信号从该选择电压电平至该取消选择电压电平的一转变,或该升压间隔于该转变之后。
3.根据权利要求2所述的电路,其中该升压间隔在该驱动器选择信号从该取消选择电压电平至该选择电压电平的下一个转变之前结束。
4.根据权利要求1所述的电路,其中该驱动器包括一p通道晶体管,该p通道晶体管串联至一n通道晶体管的一节点该节点位于该n通道晶体管与该负载连接处,该p通道晶体管与该n通道晶体管的栅极被连接至该控制节点。
5.根据权利要求1所述的电路,其中该上拉加速电路包括一p通道晶体管,其连接于该控制节点与该第一电源电压之间,并具有一个连接至一升压控制信号的栅极,并包括一电路,用以产生该升压控制信号,其在正常状态下位于高到足以断开该p通道晶体管的电压电平,且该升压控制信号转变至一较低电压电平以导通该p通道晶体管持续一升压间隔。
6.根据权利要求5所述的电路,其中该升压间隔开始于该驱动器选择信号从该选择电压电平至该取消选择电压电平的一转变,或该升压间隔于该转变之后,
在该驱动器选择信号从该取消选择电压电平至该选择电压电平的下一个转变之前结束该驱动器选择信号的该选择电压电平是位于或低于该第一电源电压,而该升压控制信号的该电压电平为一个高到足以断开该p通道晶体管的电平。
7.根据权利要求1所述的电路,其中该下拉电路是因应于一驱动器选择信号,其具有一选择电压电平以及一取消选择电压电平,且该下拉电路包括在该控制节点及该第二电源电压之间的一连串的n通道晶体管,该连串的该多个n通道晶体管的其中一个具有一个连接至该驱动器选择信号的栅极,且该驱动器选择信号的该选择电压电平低于该第一电源电压。
8.根据权利要求1所述的电路,其中该上拉电路是由一偏压所控制,该偏压独立于该负载下的电压。
9.根据权利要求1所述的电路,其中该上拉电路包括一p通道晶体管,其连接于该控制节点与该第一电源电压之间,并具有一个连接至一静态偏压的栅极。
10.根据权利要求1所述的电路,其中该下拉电路是因应于一驱动器选择信号,其具有一选择电压电平以及一取消选择电压电平,且该上拉电路是被静态地偏压至一导电状态,且当该驱动器选择信号位于该驱动器选择电压电平时,该下拉电路克服该上拉电路。
11.根据权利要求1所述的电路,其中该负载包括一条在存储器阵列中的字线,并包括一个产生该驱动器选择信号的地址译码器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺宏电子股份有限公司,未经旺宏电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210381274.0/1.html,转载请声明来源钻瓜专利网。





