[发明专利]栅极驱动电路及其驱动方法和显示装置有效

专利信息
申请号: 201210375345.6 申请日: 2012-09-29
公开(公告)号: CN102881248A 公开(公告)日: 2013-01-16
发明(设计)人: 谷晓芳;杨通;胡明 申请(专利权)人: 京东方科技集团股份有限公司;合肥京东方光电科技有限公司
主分类号: G09G3/20 分类号: G09G3/20
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 栅极 驱动 电路 及其 方法 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,尤其涉及一种栅极驱动电路及其驱动方法和显示装置。

背景技术

阵列基板行驱动(Gate Driver on Array,GOA)技术,是直接将栅极驱动电路(Gate driver ICs)集成在阵列基板上,来代替外接驱动芯片的一种工艺技术。该技术的应用不仅可减少生产工艺程序,降低产品成本,提高集成度,而且可以做到面板两边对称的美观设计,同时也省去了栅极电路(Gate IC)的绑定(Bonding)区域以及扇出(Fan-out)布线空间,从而可实现窄边框的设计,提高产能和良品率。

如图1所示,为采用了GOA技术的栅极驱动电路,包括多个移位寄存器(SR1~SRn)、地电压信号Vss提供线、开启脉冲信号STV提供线、第一和第二时钟提供线。移位寄存器工作时的时序图如图2所示,其中,第一时钟信号CLK1和第二时钟信号CLK2的相位彼此相反。栅极驱动电路工作过程如下:当STV=1,输出一高电平脉冲给第一行像素单元相连的移位寄存器SR1的输入端,使第一行移位寄存器(SR1)打开,对面板内输出栅极高电平,其它行处于关闭状态,同时为下一行移位寄存器(SR2)输入端注入高电平,使第二行打开;当第二行SR2输出高电平时,对第一行SR1进行复位,此时除了该行,其它行处于关闭状态,同时为其下一行(移位寄存器SR3)输入端注入高电平,依次顺延,直到最后一行,各行移位寄存器(SR1~SRn)的输出信号OUT1~OUTn如图2所示。

发明人发现:上述方案中的每一个移位寄存器只能控制一条栅线,因此需要的布线空间较大,要求较宽的面板边框,难以满足实际设计需要,尤其难以应用在小尺寸的面板上。

发明内容

本发明所要解决的技术问题在于提供一种栅极驱动电路及其驱动方法和显示装置,一个移位寄存器可同时控制多条栅线,使用的移位寄存器的个数减少,从而减小布线空间,实现面板窄边框化,尤其适用于小尺寸的面板。

为达到上述目的,本发明的实施例采用如下技术方案:

一种栅极驱动电路,包括:移位寄存器,还包括:

一控多单元,用于接收所述移位寄存器输出的第一脉冲信号,并输出多个第二脉冲信号,所述多个第二脉冲信号用于驱动多条栅线。

所述多个第二脉冲信号的脉冲持续时间相等。

在一个图像帧内,所述多个第二脉冲信号的脉冲持续时间之和等于所述第一脉冲信号的脉冲持续时间,且所述多个第二脉冲信号的脉冲持续时间不相重叠。

可选地,所述一控多单元输出两个所述第二脉冲信号,所述一控多单元包括:

第一薄膜晶体管,其源极与所述移位寄存器的输出端相连,漏极与相邻两条栅线中的奇数行栅线相连,栅极接收第一控制信号;

第二薄膜晶体管,其源极也与所述移位寄存器的输出端相连,漏极与所述相邻两条栅线中的偶数行栅线相连,栅极接收第二控制信号;

第三薄膜晶体管,其源极输入接地电压信号Vss,漏极与所述相邻两条栅线中的偶数行栅线相连,栅极接收第一控制信号;

第四薄膜晶体管,其源极也输入接地电压信号Vss,漏极与所述相邻两条栅线中的奇数行栅线相连,栅极接收所述第二控制信号;

其中,所述第一控制信号和第二控制信号均为频率是所述移位寄存器使用的时钟信号的2倍的时钟信号,且所述第一控制信号和第二控制信号的相位彼此相反。

可选地,所述一控多单元输出两个所述第二脉冲信号,所述一控多单元包括:

第五薄膜晶体管,其栅极与所述移位寄存器的输出端相连,源极输入第一控制信号,漏极与相邻两条栅线中的奇数行栅线相连;

第六薄膜晶体管,其栅极也与所述移位寄存器的输出端相连,源极输入第二控制信号,漏极与相邻两条栅线中的偶数行栅线相连;

其中,所述第一控制信号和第二控制信号均为频率是所述移位寄存器使用的时钟信号的2倍的时钟信号,且所述第一控制信号和第二控制信号的相位彼此相反。

可选地,所述一控多单元输出三个所述第二脉冲信号,所述一控多单元包括:

第七薄膜晶体管,其源极与所述移位寄存器的输出端相连,漏极与相邻三条栅线中的第一条相连,栅极接收第三控制信号;

第八薄膜晶体管,其源极也与所述移位寄存器的输出端相连,漏极与所述相邻三条栅线中的第二条相连,栅极接收第四控制信号;

第九薄膜晶体管,其源极也与所述移位寄存器的输出端相连,漏极与所述相邻三条栅线中的第三条相连,栅极接收第五控制信号;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥京东方光电科技有限公司,未经京东方科技集团股份有限公司;合肥京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210375345.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top