[发明专利]红外焦平面阵列探测器读出电路的并串转换电路有效
| 申请号: | 201210334074.X | 申请日: | 2012-09-12 |
| 公开(公告)号: | CN102840919A | 公开(公告)日: | 2012-12-26 |
| 发明(设计)人: | 吕坚;周云;杜一颖;阙隆成;庹涛;魏林海 | 申请(专利权)人: | 电子科技大学 |
| 主分类号: | G01J5/24 | 分类号: | G01J5/24 |
| 代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 谭新民 |
| 地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 红外 平面 阵列 探测器 读出 电路 转换 | ||
1.一种红外焦平面阵列探测器读出电路的并串转换电路,其特征在于,包括:
数据存储电路,所述数据存储电路包括N个数据存储单元,其中N为大于或等于2的整数;每个所述数据存储单元包括数据输入端、控制信号输入端和数据输出端,并且所述N个数据存储单元中每个数据存储单元的数据输出端连接到一起;
转换输出控制电路,所述转换输出控制电路包括N个控制信号输出端,每个所述控制信号输出端分别连接到所述N个数据存储单元中的一个数据存储单元的控制信号输入端。
2.如权利要求1所述的并串转换电路,其特征在于:每个所述数据存储单元包括D触发器和传输门,所述D触发器的输入端连接到所述数据存储单元的数据输入端,所述D触发器的输出端连接到所述传输门的输入端,所述传输门的输出端连接到所述数据存储单元的数据输出端,所述传输门的第一门控信号端连接到所述数据存储单元的控制信号输入端。
3.如权利要求2所述的并串转换电路,其特征在于:每个所述数据存储单元还包括缓冲器,所述缓冲器的输入端连接到所述D触发器的输出端,所述缓冲器的输出端连接到所述传输门的输入端。
4.如权利要求2或3所述的并串转换电路,其特征在于:每个所述数据存储单元还包括反相器,所述反相器的输入端连接到所述数据存储单元的控制信号输入端,所述反相器的输出端连接到所述传输门的第二门控信号端。
5.如权利要求1所述的并串转换电路,其特征在于:所述转换输出控制电路包括N+1个D触发器和N个与门,所述N+1个D触发器串行连接;每个所述D触发器包括第一D触发器输出端和第二D触发器输出端;每个所述与门包括第一与门输入端、第二与门输入端和与门输出端;其中:
第k个与门的第一与门输入端连接到第k个D触发器的第二D触发器输出端;第k个与门的第二与门输入端连接到第k+1个D触发器的第一D触发器输出端;第k个与门的与门输出端连接到所述转换输出控制电路的第k个控制信号输出端;其中k为大于或等于零而小于或等于N-1的整数。
6.如权利要求5所述的并串转换电路,其特征在于:每个所述D触发器包括相互串联的第一锁存器和第二锁存器,所述第一锁存器的输出端连接到所述D触发器的第一D触发器输出端,所述第二锁存器的输出端连接到所述D触发器的第二D触发器输出端。
7.如权利要求1所述的并串转换电路,其特征在于:所述转换输出控制电路还包括时钟输入端,所述时钟输入端连接到时钟源。
8.如权利要求7所述的并串转换电路,其特征在于:所述转换输出控制电路还包括N分频计数器,所述N分频计数器的输入端连接到所述时钟输入端,所述N分频计数器的输出端连接到所述N个数据存储单元中的每个数据存储单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210334074.X/1.html,转载请声明来源钻瓜专利网。





